2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著信息技術(shù)的發(fā)展,數(shù)據(jù)量越來越大,傳統(tǒng)的I/O接口由于自身的限制越來越不能滿足現(xiàn)實需求。低壓差分信號傳輸技術(shù)(Low Voltage Differential Signaling,LVDS)具有低噪聲、低功耗、高可靠、節(jié)省成本和強集成能力等優(yōu)點,因此成為了解決I/O接口問題的一種新技術(shù)。
   本文基于ANSI/TIA/EIA-644標(biāo)準(zhǔn),研究了基于高速LVDS的串并轉(zhuǎn)換電路。在此基礎(chǔ)上,根據(jù)功能將其分為LVDS接收電路和串并

2、轉(zhuǎn)換電路兩個主要模塊。
   在LVDS接收電路中,通過ESD保護電路、軌對軌放大電路、遲滯比較電路、整形緩沖電路和失效保護電路的設(shè)計,完成了將2.5Gbps的LVDS信號轉(zhuǎn)化為CMOS信號的工作。仿真結(jié)果表明,整個LVDS接收電路的延時為0.45ns,上升時間為0.04ns,下降時間為0.03ns,占空比為37∶36,滿足設(shè)計要求。
   在串并轉(zhuǎn)換電路中,為了滿足高速和低時鐘的要求,采用一種樹型結(jié)構(gòu)和移位寄存器結(jié)構(gòu)級

3、聯(lián)的串并轉(zhuǎn)換電路。通過占空比為1∶4的5分頻器、樹型結(jié)構(gòu)串并轉(zhuǎn)換電路和移位寄存器結(jié)構(gòu)串并轉(zhuǎn)換電路的設(shè)計,將1路2.5Gbps的數(shù)據(jù)轉(zhuǎn)化為10路250Mbps的數(shù)據(jù)。仿真結(jié)果表明,整個串并轉(zhuǎn)換電路的功能正確,滿足設(shè)計要求。
   此外,本文在版圖方面進行了研究,對匹配、串?dāng)_、噪聲、寄生效應(yīng)、閂鎖效應(yīng)和天線效應(yīng)分別進行了論述,給出相應(yīng)的解決辦法。并基于1P8M0.13μmCMOS工藝,采用全定制完成了版圖設(shè)計。LVDS接收電路版圖面

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論