版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、光傳送網(wǎng)絡(luò)是電信網(wǎng)絡(luò)的核心網(wǎng)絡(luò)。其發(fā)展過程經(jīng)歷了從基于PDH的傳送網(wǎng),到基于SDH的光傳送網(wǎng),再到SDH與WDM結(jié)合的多業(yè)務(wù)光傳送網(wǎng)絡(luò),再到分組傳送技術(shù)、OTN和WDM等技術(shù)結(jié)合的下一代光傳送網(wǎng)絡(luò)。然而,不管應(yīng)用什么傳送技術(shù),光傳送網(wǎng)由于承載業(yè)務(wù)類型繁多,業(yè)務(wù)顆粒度多樣化,網(wǎng)絡(luò)拓?fù)鋸?fù)雜以及網(wǎng)絡(luò)高生存性要求,必須對(duì)它進(jìn)行智能化改造,形成由傳送平面、控制平面和管理平面構(gòu)成的智能光傳送網(wǎng)絡(luò),簡(jiǎn)稱智能光網(wǎng)絡(luò)。智能光網(wǎng)絡(luò)的出現(xiàn)改變了傳統(tǒng)集中式的光
2、傳輸網(wǎng)絡(luò),形成了分布式的光網(wǎng)絡(luò),其傳送效率更高,業(yè)務(wù)配置更靈活,同時(shí)智能光網(wǎng)絡(luò)使網(wǎng)狀網(wǎng)的保護(hù)和恢復(fù)成為可能。由于智能光網(wǎng)絡(luò)的靈活性,復(fù)雜性和業(yè)務(wù)的多樣化,傳統(tǒng)的手工方式已不能適應(yīng)要求,因此需要利用專門的規(guī)劃工具對(duì)智能光傳送網(wǎng)絡(luò)進(jìn)行規(guī)劃。
本論文是對(duì)ASON網(wǎng)絡(luò)中一種重要電路GR電路的規(guī)劃研究。GR電路本身是一種比較特殊的電路,它通過保持一對(duì)符合SRLG不相交的標(biāo)稱路由和備份路由來防止單點(diǎn)故障,通過備份路由的注冊(cè)和資源的搶占
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的光接收機(jī)數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 光接收芯片內(nèi)時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì).pdf
- 基于PLL的時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- RFID鎖相時(shí)鐘恢復(fù)電路的設(shè)計(jì).pdf
- 高速時(shí)鐘恢復(fù)電路的ASIC研究與設(shè)計(jì).pdf
- QAM解調(diào)芯片中載波恢復(fù)電路的設(shè)計(jì)與VLSI實(shí)現(xiàn).pdf
- SATA全數(shù)字時(shí)鐘恢復(fù)電路的研究與實(shí)現(xiàn).pdf
- 近閾值能量恢復(fù)電路設(shè)計(jì).pdf
- 基于usb2.0的時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與驗(yàn)證.pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 基于PLL的連續(xù)速率時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 寬鎖定范圍時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì)
- 基于ASON技術(shù)的數(shù)字傳送網(wǎng)的規(guī)劃和設(shè)計(jì).pdf
- 超高速時(shí)鐘恢復(fù)電路的研究與芯片設(shè)計(jì).pdf
- PDP板級(jí)能量恢復(fù)電路設(shè)計(jì).pdf
- 超高速時(shí)鐘恢復(fù)電路設(shè)計(jì).pdf
- 高速SerDes系統(tǒng)的時(shí)鐘恢復(fù)電路設(shè)計(jì)研究.pdf
評(píng)論
0/150
提交評(píng)論