2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩92頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著微電子技術(shù)的迅速發(fā)展,現(xiàn)代測試系統(tǒng)正在向通用系統(tǒng)的方向發(fā)展,因此,測試系統(tǒng)必須具有通用化和可擴(kuò)展性等一系列優(yōu)點(diǎn)??偩€是測試系統(tǒng)的重要組成部分,針對此研究熱點(diǎn),本文開發(fā)了一套基于FPGA的通用總線動態(tài)可重構(gòu)系統(tǒng),實(shí)現(xiàn)了多種總線通信功能的實(shí)時(shí)切換。
  本文首先分析了數(shù)據(jù)通信總線測試系統(tǒng)的國內(nèi)外研究現(xiàn)狀,根據(jù)通用化的發(fā)展方向,給出了數(shù)據(jù)通信總線測試系統(tǒng)的總體設(shè)計(jì)方案,并設(shè)計(jì)上位機(jī)監(jiān)控界面和相應(yīng)總線的外圍接口電路。分析不同總線的通信

2、協(xié)議,利用FPGA的可編程特性分別設(shè)計(jì)了ARINC429、RS232、RS422和CAN總線等多個(gè)通信模塊,并進(jìn)行功能仿真和波形的具體分析。然后結(jié)合基于EAPR的動態(tài)局部重構(gòu)方法和基于FPGA的嵌入式開發(fā)流程,在FPGA芯片中手動規(guī)劃動態(tài)局部可重構(gòu)區(qū)域,設(shè)計(jì)了一個(gè)總線通信可重構(gòu)系統(tǒng),從硬件處理器系統(tǒng)設(shè)計(jì)、應(yīng)用軟件設(shè)計(jì)和動態(tài)局部可重構(gòu)設(shè)計(jì)等方面詳細(xì)分析了該系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)流程。把上位機(jī)界面、FPGA中內(nèi)嵌的微處理器和內(nèi)部配置訪問端口ICA

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論