版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著電子信息技術(shù)的發(fā)展和電子工藝的不斷改進(jìn),從早期可以完成簡(jiǎn)單數(shù)字邏輯功能的可編程陣列邏輯(PAL)和通用陣列邏輯(GAL)到后期的復(fù)雜可編程邏輯器件(CPLD)和現(xiàn)場(chǎng)可編程門陣列(FPGA),可編程邏輯器件(PLD)的發(fā)展日新月異。以Altera、Xilinx和Lattice為首的各大IC廠商CPLD/FPGA器件推陳出新,器件密度越來(lái)越高,速度越來(lái)越快,邏輯資源越來(lái)越豐富,憑借優(yōu)異的性能成為目前電路設(shè)計(jì)研究領(lǐng)域的熱點(diǎn)。對(duì)于廣大工科學(xué)
2、生和設(shè)計(jì)人員來(lái)說(shuō),嵌入式集成電路的學(xué)習(xí)和工程項(xiàng)目的研發(fā)離不開工程實(shí)踐,這就需要硬件開發(fā)平臺(tái)的支持。
本文研究的重點(diǎn)是設(shè)計(jì)一塊以Altera公司CycloneII系列芯片EP2C8Q208C8為核心的FPGA教學(xué)實(shí)驗(yàn)板。文章從需求分析和總體設(shè)計(jì)方案出發(fā),詳細(xì)描述了電路原理圖設(shè)計(jì)、存儲(chǔ)器和外圍芯片選型以及PCB設(shè)計(jì)與實(shí)現(xiàn),并對(duì)實(shí)驗(yàn)板進(jìn)行相關(guān)功能測(cè)試與驗(yàn)證。該實(shí)驗(yàn)開發(fā)板采用模塊化的設(shè)計(jì)思路,分為核心板和擴(kuò)展板。核心板主要包括電源模塊
3、、時(shí)鐘模塊、復(fù)位模塊、配置電路模塊、SRAM和SDRAM模塊、JTAG和ASP接口等;擴(kuò)展板接口豐富,方便進(jìn)行實(shí)驗(yàn)和二次開發(fā),其主要包括LED、數(shù)碼管、撥碼開關(guān)、按鍵、點(diǎn)陣模塊接口、LCD1602接口、A/D和D/A模塊、PS/2接口、VGA接口等。其中大多數(shù)器件管腳獨(dú)立,便于擴(kuò)展。系統(tǒng)的時(shí)鐘頻率為50MHZ,在設(shè)計(jì)過(guò)程中充分考慮了電磁兼容性、信號(hào)完整性與功耗問題,合理布局布線,確保實(shí)驗(yàn)板具有可靠的性能。開發(fā)板采用與EP2C8系列FPG
4、A相匹配的配置芯片EPCS4,有JTAG和ASP兩種下載接口方便用戶選擇,用USB-Blaster電纜便可實(shí)現(xiàn)實(shí)驗(yàn)板與電腦連接,通過(guò)led指示燈可查看下載情況,操作簡(jiǎn)單。用戶在此平臺(tái)上可進(jìn)行基礎(chǔ)性、擴(kuò)展性實(shí)驗(yàn)和簡(jiǎn)單工程實(shí)踐,便于學(xué)習(xí)應(yīng)用FPGA和SOPC技術(shù)。
最后,通過(guò)VGA彩色信號(hào)顯示實(shí)驗(yàn)、LCD1602顯示實(shí)驗(yàn)、Nios II軟核實(shí)驗(yàn)3個(gè)具體實(shí)例調(diào)試實(shí)驗(yàn)板的部分模塊功能。經(jīng)過(guò)調(diào)試可以得到預(yù)期設(shè)計(jì)的實(shí)驗(yàn)結(jié)果,實(shí)驗(yàn)板運(yùn)行穩(wěn)定
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于EP2C8T144C8N的FPGA通信系統(tǒng)實(shí)驗(yàn)箱設(shè)計(jì)與開發(fā).pdf
- 基于自主學(xué)習(xí)思想的FPGA實(shí)驗(yàn)學(xué)習(xí)板的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga課程設(shè)計(jì)--基于fpga的i2c接口程序?qū)崿F(xiàn)
- 基于FPGA的TCAM開發(fā)板設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DVB-C2標(biāo)準(zhǔn)的信道編碼設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于DVB-C2標(biāo)準(zhǔn)的OFDM基帶系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的8位模型機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的SPI與ⅡC總線通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于usb2.0的fpga配置接口及實(shí)驗(yàn)開發(fā)評(píng)估板設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的8K點(diǎn)FFT的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的i2c接口程序?qū)崿F(xiàn)課程設(shè)計(jì)
- 基于FPGA和EDA硬件教學(xué)實(shí)驗(yàn)的設(shè)計(jì)與開發(fā).pdf
- 基于龍芯2C低成本開發(fā)板的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的射頻收發(fā)機(jī)實(shí)驗(yàn)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的并行加速實(shí)驗(yàn)平臺(tái)原型設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的電旋轉(zhuǎn)系統(tǒng)實(shí)驗(yàn)平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的CPU設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的特種TV-LCD顯示驅(qū)動(dòng)板的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的DDS設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FFT設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論