版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、模數(shù)轉(zhuǎn)換器(Analog-to-Digital Converter)是將模擬輸入量按一定規(guī)則轉(zhuǎn)換為與之對(duì)應(yīng)的數(shù)字編碼的接口電路,是現(xiàn)實(shí)世界模擬信號(hào)與數(shù)字信號(hào)溝通的橋梁。能夠在同一塊硅片上同時(shí)實(shí)現(xiàn)模擬電路和數(shù)字電路的片上系統(tǒng)成為集成電路的發(fā)展方向。由于流水線結(jié)構(gòu)的ADC能夠在高精度和高速度之間達(dá)到較好的折中,這使它在電子產(chǎn)品中得到了廣泛的應(yīng)用。
本論文的目標(biāo)是設(shè)計(jì)一種基于SMIC0.18μm CMOS工藝,應(yīng)用在音頻、視頻、通訊
2、領(lǐng)域中的轉(zhuǎn)換速度為50MHz的12位流水線模數(shù)轉(zhuǎn)換器。本文在系統(tǒng)架構(gòu)以及晶體管級(jí)電路設(shè)計(jì)方面做了許多工作,該ADC由11級(jí)1.5位/級(jí)的流水線結(jié)構(gòu)和最后一級(jí)2位全并行ADC所構(gòu)成。為了降低功耗,本文設(shè)計(jì)中首先采用了沒(méi)有傳統(tǒng)前段采樣保持電路的第一級(jí)流水線結(jié)構(gòu)。其次,采用了電容和運(yùn)放逐級(jí)縮減技術(shù)。通過(guò)閱讀相關(guān)文獻(xiàn),分析了限制流水線ADC性能提高的非理想因素,如比較器失調(diào)誤差、電容失配誤差、運(yùn)放的非理想性等等。采用了高速運(yùn)算放大器、高速動(dòng)態(tài)比
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 10位50MHz流水線ADC的設(shè)計(jì).pdf
- 10位50MHz流水線ADC的研究與設(shè)計(jì).pdf
- 12bit 50MSPS PIPELINE ADC設(shè)計(jì).pdf
- 50mhz分立lc匹配網(wǎng)絡(luò)設(shè)計(jì)
- 12bit 100MHz Pipeline ADC-采樣-保持電路設(shè)計(jì).pdf
- 50mhz分立lc阻抗匹配網(wǎng)絡(luò)ads的設(shè)計(jì)
- 10位Pipeline ADC電路設(shè)計(jì)與研究.pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計(jì).pdf
- 12位10MHz流水線ADC的研究與設(shè)計(jì).pdf
- 低功耗12bit 50MS-s pipeline ADC中MDAC模塊的設(shè)計(jì).pdf
- 帶數(shù)字前臺(tái)校正的12位5MHz SAR ADC設(shè)計(jì).pdf
- 應(yīng)用于伺服系統(tǒng)的12位、40MHz Pipelined ADC設(shè)計(jì).pdf
- 12Bit 40MSPs Pipeline ADC關(guān)鍵模塊的設(shè)計(jì).pdf
- CMOS PIPELINE ADC的分析與設(shè)計(jì).pdf
- 3mhz~50mhz頻率范圍內(nèi)高頻地波雷達(dá)發(fā)射技術(shù)要求
- 3mhz~50mhz頻率范圍內(nèi)高頻地波雷達(dá)發(fā)射技術(shù)要求
- 基于SoC低功耗Pipeline ADC的設(shè)計(jì).pdf
- 12位100MHz流水線型ADC中采樣保持電路的研究和設(shè)計(jì).pdf
- 14位200MHz流水線ADC關(guān)鍵模塊設(shè)計(jì).pdf
- 集成低頻振蕩器和12 b 10MSPS Pipeline ADC的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論