2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字化儀是建立在信號(hào)數(shù)字化基礎(chǔ)上的一項(xiàng)數(shù)字信號(hào)處理技術(shù),為測(cè)試系統(tǒng)提供各種分析功能,包括示波器、頻譜分析儀、矢量信號(hào)分析儀等多種功能,可滿足時(shí)域、頻域和調(diào)制域的聯(lián)合分析需求,在各領(lǐng)域中有著廣泛的應(yīng)用。PXIe總線是一種新型工業(yè)技術(shù)總線,它具備高帶寬和數(shù)據(jù)傳輸高可靠性的特點(diǎn)。目前國內(nèi)沒有基于PXIe總線的高速數(shù)字化儀模塊,因此研究PXIe總線高速數(shù)字化儀模塊有重要的實(shí)際意義。
  本論文在硬件上利用Altera公司的Stratix

2、II系列FPGA來實(shí)現(xiàn)PXIe接口,選用高速數(shù)模轉(zhuǎn)換芯片AD9467作為主要芯片實(shí)現(xiàn)AD采集子板,設(shè)計(jì)了相應(yīng)的模擬通道部分,并使用DDR II存儲(chǔ)器作為主存儲(chǔ)器。利用高性能FPGA作為板上控制核心實(shí)現(xiàn)了整版功能控制、數(shù)據(jù)緩存管理,OSP(Onboard Signal Processing,板載信號(hào)處理,觸發(fā)管理功能以及與PXIe接口,可有效提高高速數(shù)字化儀的集成度和可靠性。
  本論文利用NI公司提供的LabWindows/CVI

3、開發(fā)底層驅(qū)動(dòng)程序,對(duì)用戶提供封裝標(biāo)準(zhǔn)化的IVI驅(qū)動(dòng)函數(shù),實(shí)現(xiàn)了計(jì)算機(jī)對(duì)數(shù)字化儀硬件板卡控制和高速數(shù)據(jù)讀取。本設(shè)計(jì)中使用集成化開發(fā)環(huán)境軟件為基礎(chǔ),實(shí)現(xiàn)了具有示波器,頻譜分析儀和矢量信號(hào)分析儀三類功能的多功能軟件面板。完成了基于FIR的頻譜分析算法從DSP到上位機(jī)的移植。實(shí)驗(yàn)過程中測(cè)試及運(yùn)行結(jié)果表明,本設(shè)計(jì)原理分析正確,研制的高速數(shù)字化儀最高采樣率可達(dá)250MSa/s,支持時(shí)域波形顯示,頻譜分析和矢量信號(hào)分析等功能,各項(xiàng)功能與指標(biāo)滿足設(shè)計(jì)要

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論