射頻接收機中小數(shù)頻率綜合器數(shù)字模塊的設(shè)計與分析.pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著無線通信系統(tǒng)的迅速發(fā)展,用于提供高精度本振信號的高速度、寬范圍、低噪聲和低功耗的頻率綜合器也變得越來越重要?;阪i相環(huán)(PLL)的頻率綜合器由于其高頻率、寬頻帶、高質(zhì)量頻譜和易于集成等優(yōu)點,成為目前頻率綜合器的主流選擇。而鑒于整數(shù)分頻器的輸出頻率最小間隔等于參考信號的頻率造成頻率分辨率與環(huán)路帶寬之間的矛盾,所以小數(shù)分頻器應(yīng)運而成。
  本文深入研究了頻率綜合器,概述了其基本工作原理、基本分類及其優(yōu)缺點、性能指標和各個結(jié)構(gòu)的實際

2、應(yīng)用。同時,重點研究了基于PLL的小數(shù)分頻器。在比較其各種結(jié)構(gòu)的優(yōu)缺點之后,結(jié)合本設(shè)計的實際應(yīng)用,最終選擇了多級噪聲整形(MASH1-1-1)和單環(huán)(single loop)這兩種結(jié)構(gòu)來實現(xiàn)其中的∑-Δ調(diào)制器,而其中的可編程分頻器則采用了脈沖吞吐除N的結(jié)構(gòu)。
  本文還研究了ASIC設(shè)計方法學(xué)、Verilog語言和PCB設(shè)計,并結(jié)合當前IC電路設(shè)計公司的主流布局布線工具ICC,采用代碼驗證、邏輯綜合、布局布線經(jīng)典數(shù)字IC電路設(shè)計流

3、程,成功設(shè)計了分別用于DAB系統(tǒng)和藍牙系統(tǒng)的基于PLL的∑-Δ小數(shù)分頻器。
  在本文中,應(yīng)用于DAB系統(tǒng)的小數(shù)分頻器采用了SMIC0.18μm CMOS工藝,鍵合測試結(jié)果表明,在1.8V電源電壓下,小數(shù)分頻器的工作頻率范圍為350MHz~460MHz,當輸入頻率為400MHz,分頻比為704.5時,輸出頻率為567.5kHz,滿足設(shè)計指標。芯片的核心面積約為0.1mm2。而用于藍牙系統(tǒng)的小數(shù)分頻器則采用了CSMC0.18μmCM

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論