站內(nèi)搜索 用時(shí):11ms
  • fpga—<em>uart</em>實(shí)驗(yàn)12

    fpga—<em>uart</em>實(shí)驗(yàn) fpga—uart實(shí)驗(yàn)(12頁)

    串口通信設(shè)計(jì)一、一、實(shí)驗(yàn)?zāi)康膶?shí)驗(yàn)?zāi)康?、熟練使用ISE設(shè)計(jì)工具;2、理解串口傳輸協(xié)議。理解采用“自頂向下”設(shè)計(jì)思路,分解模塊的方法;3、在ISE使用VERILOGHDL設(shè)計(jì)串口接收模塊,完成仿真、下載。二、二、實(shí)驗(yàn)原理實(shí)驗(yàn)原理1、串口傳輸協(xié)議概述設(shè)計(jì)完成異步串口通信...

    下載價(jià)格:6 賞幣 / 發(fā)布人: 畢業(yè)設(shè)計(jì) / 發(fā)布時(shí)間:2024-03-11 / 10人氣

  • wifi模塊<em>uart</em>協(xié)議6

    wifi模塊<em>uart</em>協(xié)議 wifi模塊uart協(xié)議(6頁)

    WIFI物聯(lián)網(wǎng)模塊物聯(lián)網(wǎng)模塊UART通信協(xié)議通信協(xié)議一、一、WIFI遠(yuǎn)程控制模塊的功能遠(yuǎn)程控制模塊的功能通過WIFI的遠(yuǎn)程控制模塊,我們將所有遠(yuǎn)程控制的功能,進(jìn)行全部封裝,其中包括WIFI連接、云服務(wù)器平臺(tái)連接,控制終端軟件的定制開發(fā),用戶認(rèn)證檢查,網(wǎng)絡(luò)數(shù)據(jù)傳輸穩(wěn)定...

    下載價(jià)格:3 賞幣 / 發(fā)布人: 兩難 / 發(fā)布時(shí)間:2024-05-21 / 0人氣

  • <em>uart</em>以及其他接口協(xié)議10

    <em>uart</em>以及其他接口協(xié)議 uart以及其他接口協(xié)議(10頁)

    最新精品WORD歡迎下載可修改UART以及其他接口協(xié)議202206261642由于在消費(fèi)類電子產(chǎn)品、計(jì)算機(jī)外設(shè)、汽車和工業(yè)應(yīng)用中增加了嵌入式功能,對(duì)低成本、高速和高可靠通信介質(zhì)的要求也不斷增長(zhǎng)以滿足這些應(yīng)用,其結(jié)果是越來越多的處理器和控制器用不同類型的總線集成在一起...

    下載價(jià)格:6 賞幣 / 發(fā)布人: 世中仙 / 發(fā)布時(shí)間:2024-03-17 / 0人氣

  • <em>uart</em>數(shù)據(jù)收發(fā)原理4

    <em>uart</em>數(shù)據(jù)收發(fā)原理 uart數(shù)據(jù)收發(fā)原理(4頁)

    UARTUART數(shù)據(jù)收發(fā)的原理數(shù)據(jù)收發(fā)的原理初學(xué)者對(duì)單片機(jī)串行通訊出了問題不知道如何辦的情況。其實(shí)最有效的調(diào)試方法是用示波器觀察收發(fā)數(shù)據(jù)的波形。通過觀察波形可以確定以下情況1是否有數(shù)據(jù)接收或發(fā)送;2數(shù)據(jù)是否正確;3波特率是否正確;一、串行數(shù)據(jù)的格式一、串行數(shù)...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 畢業(yè)設(shè)計(jì) / 發(fā)布時(shí)間:2024-03-09 / 7人氣

  • 基于fpga的<em>uart</em>設(shè)計(jì)10
  • 基于UVM的<em>UART</em>驗(yàn)證環(huán)境開發(fā).pdf83

    基于UVM的<em>UART</em>驗(yàn)證環(huán)境開發(fā).pdf 基于UVM的UART驗(yàn)證環(huán)境開發(fā).pdf(83頁)

    隨著集成電路已經(jīng)進(jìn)入后摩爾時(shí)代,電路的復(fù)雜性日益提高,因此驗(yàn)證工作的難度也越來越高,隨著驗(yàn)證要求的提高,在實(shí)際生產(chǎn)中,傳統(tǒng)的直接驗(yàn)證已經(jīng)越來越難以滿足設(shè)計(jì)的需求。為了使產(chǎn)品更加具有競(jìng)爭(zhēng)力,在激烈的市場(chǎng)競(jìng)爭(zhēng)中獲取有利地位,在確保功能正確的前提下,提...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 獨(dú)行歸 / 發(fā)布時(shí)間:2024-03-08 / 8人氣

  • 八位MCU的<em>UART</em>設(shè)計(jì).pdf76

    八位MCU的<em>UART</em>設(shè)計(jì).pdf 八位MCU的UART設(shè)計(jì).pdf(76頁)

    UART是用來將傳輸數(shù)據(jù)由并行格式轉(zhuǎn)變成串行格式,或?qū)鬏敂?shù)據(jù)由串行格式轉(zhuǎn)變成并行格式。單片機(jī)的功能越來越強(qiáng)大,應(yīng)用性越來越強(qiáng),應(yīng)用范圍也越來越廣,基于應(yīng)用過程中通信的需求,現(xiàn)在絕大部分MCU芯片也都集成有UART功能。如果MCU芯片中沒有集成UART,通信時(shí)則需...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 暮秋夢(mèng)遠(yuǎn) / 發(fā)布時(shí)間:2024-03-05 / 6人氣

  • 基于fpga的<em>uart</em>模塊設(shè)計(jì)18
  • 串行通訊原理說明--rs232<em>uart</em>27

    串行通訊原理說明--rs232<em>uart</em> 串行通訊原理說明--rs232uart(27頁)

    串行通訊原理說明串行通訊原理說明RS232UARTRS232UART電平等介紹電平等介紹串行通訊一條信息的各位數(shù)據(jù)被逐位按順序傳送的通訊方式稱為串行通訊。串行通訊的特點(diǎn)是數(shù)據(jù)位傳送,傳按位順序進(jìn)行,最少只需一根傳輸線即可完成,成本低但送速度慢。串行通訊的距離可以從...

    下載價(jià)格:7 賞幣 / 發(fā)布人: 畢業(yè)設(shè)計(jì) / 發(fā)布時(shí)間:2024-05-21 / 9人氣

  • 基于verilog的<em>uart</em>模塊的設(shè)計(jì)--課程設(shè)計(jì)27

    基于verilog的<em>uart</em>模塊的設(shè)計(jì)--課程設(shè)計(jì) 基于verilog的uart模塊的設(shè)計(jì)--課程設(shè)計(jì)(27頁)

    1電子課程設(shè)計(jì)電子課程設(shè)計(jì)實(shí)踐報(bào)告實(shí)踐報(bào)告題目基于VERILOG的UART模塊的設(shè)計(jì)班級(jí)信科074班學(xué)號(hào)08073653姓名姚萬華指導(dǎo)教師孫統(tǒng)風(fēng)孫統(tǒng)風(fēng)中國礦業(yè)大學(xué)計(jì)算機(jī)學(xué)院中國礦業(yè)大學(xué)計(jì)算機(jī)學(xué)院2010623目錄第1章課題概述311課題背景212課題目的與意義213報(bào)告組織結(jié)構(gòu)2第2章相...

    下載價(jià)格:8 賞幣 / 發(fā)布人: 畢業(yè)設(shè)計(jì) / 發(fā)布時(shí)間:2024-03-15 / 23人氣

  • LPC總線接口<em>UART</em>控制器FPGA實(shí)現(xiàn).pdf76

    LPC總線接口<em>UART</em>控制器FPGA實(shí)現(xiàn).pdf LPC總線接口UART控制器FPGA實(shí)現(xiàn).pdf(76頁)

    電子科技大學(xué)碩士學(xué)位論文LPC總線接口UART控制器FPGA實(shí)現(xiàn)姓名唐建申請(qǐng)學(xué)位級(jí)別碩士專業(yè)電子與通信工程指導(dǎo)教師魏平周勇20080501ABSTRACTWITHTHERAPIDDEVELOPMENTOFMICROELECTRONICSTECHNOLOGYELECTRONICEQUIPMENTBECOMESMALLERANDINTEGRATEDINTHECONTINUOUSUPGRADING...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 夏末晨曦 / 發(fā)布時(shí)間:2024-03-10 / 7人氣

  • 基于UVM的<em>UART</em>系統(tǒng)級(jí)驗(yàn)證平臺(tái)設(shè)計(jì).pdf92

    基于UVM的<em>UART</em>系統(tǒng)級(jí)驗(yàn)證平臺(tái)設(shè)計(jì).pdf 基于UVM的UART系統(tǒng)級(jí)驗(yàn)證平臺(tái)設(shè)計(jì).pdf(92頁)

    近年來,隨著集成電路的規(guī)模和復(fù)雜度的提升,驗(yàn)證工作的難度不斷增加。驗(yàn)證的完備性和驗(yàn)證效率的提升成為了驗(yàn)證工作的關(guān)鍵難點(diǎn),傳統(tǒng)的驗(yàn)證語言已經(jīng)遠(yuǎn)遠(yuǎn)不能滿足當(dāng)前對(duì)集成電路驗(yàn)證的需求。本文主要針對(duì)一個(gè)通用異步收發(fā)傳輸器(UNIVERSALASYNCHRONOUSRECEIVERTRANSM...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 無人種花 / 發(fā)布時(shí)間:2024-03-09 / 9人氣

  • 畢業(yè)論文基于fpga的<em>uart</em>設(shè)計(jì)53
  • 基于FPGA的<em>UART</em>電路的設(shè)計(jì)與應(yīng)用.pdf68

    基于FPGA的<em>UART</em>電路的設(shè)計(jì)與應(yīng)用.pdf 基于FPGA的UART電路的設(shè)計(jì)與應(yīng)用.pdf(68頁)

    目前專用的UART集成電路芯片多數(shù)設(shè)計(jì)比較復(fù)雜而且可移植性較差成本比較高。同時(shí)根據(jù)項(xiàng)目設(shè)計(jì)需求要求實(shí)現(xiàn)FPGA和上位機(jī)間實(shí)現(xiàn)數(shù)據(jù)傳輸?shù)腢ART接口以及能夠完成兩個(gè)FPGA芯片間通信的專用型三線串行接口。所以本論文設(shè)計(jì)一款能完成UART電路各種功能的接口可以實(shí)現(xiàn)設(shè)計(jì)的...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 昔年 / 發(fā)布時(shí)間:2024-03-09 / 4人氣

  • 基于FPGA的<em>UART</em>接口協(xié)議轉(zhuǎn)換模塊設(shè)計(jì).pdf76

    基于FPGA的<em>UART</em>接口協(xié)議轉(zhuǎn)換模塊設(shè)計(jì).pdf 基于FPGA的UART接口協(xié)議轉(zhuǎn)換模塊設(shè)計(jì).pdf(76頁)

    碩士學(xué)位論文碩士學(xué)位論文基于FPGA的UART接口協(xié)議轉(zhuǎn)換模塊設(shè)計(jì)FPGABASEDUARTINTERFACEPROTOCOLCONVERTERMODULEDESIGN楊晶哈爾濱工業(yè)大學(xué)哈爾濱工業(yè)大學(xué)2014年6月CLASSIFIEDINDEXTN9116UDC62139DISSERTATIONFTHEMASTERDEGREEINENGINEERINGFPGABASEDUARTINTERFACEPROTO...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 相似 / 發(fā)布時(shí)間:2024-03-01 / 3人氣

  • 串口擴(kuò)展,<em>uart</em>擴(kuò)展,串口擴(kuò)展485接口16

    串口擴(kuò)展,<em>uart</em>擴(kuò)展,串口擴(kuò)展485接口 串口擴(kuò)展,uart擴(kuò)展,串口擴(kuò)展485接口(16頁)

    1串口擴(kuò)展方案串口擴(kuò)展方案基于VK3366的串口擴(kuò)展串口方案二、技術(shù)領(lǐng)域電子信息通信工程三、現(xiàn)有技術(shù)的技術(shù)方案31軟件模擬法可根據(jù)串行通訊的傳送格式,利用定時(shí)器和主機(jī)的IO口來模擬串行通訊的時(shí)序,以達(dá)到擴(kuò)展串口的目的。接收過程中需要檢測(cè)起始位,這可以使用查詢...

    下載價(jià)格:6 賞幣 / 發(fā)布人: 畢業(yè)設(shè)計(jì) / 發(fā)布時(shí)間:2024-03-07 / 2人氣

  • 基于<em>UART</em>的電能芯片在線調(diào)試設(shè)計(jì).pdf94

    基于<em>UART</em>的電能芯片在線調(diào)試設(shè)計(jì).pdf 基于UART的電能芯片在線調(diào)試設(shè)計(jì).pdf(94頁)

    嵌入式系統(tǒng)開發(fā)過程中,調(diào)試是一個(gè)不可或缺的環(huán)節(jié),通過調(diào)試可以準(zhǔn)確定位錯(cuò)誤的所在。現(xiàn)階段,處理器芯片會(huì)在芯片研制時(shí)增加一個(gè)單獨(dú)的用于調(diào)試的模塊,即DEBUG模塊,本文針對(duì)的就是中國科學(xué)院研制的一款基于8051的單片機(jī)電能芯片,設(shè)計(jì)要求在不改變內(nèi)核,不增加單獨(dú)...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 乖張 / 發(fā)布時(shí)間:2024-03-10 / 16人氣

  • 基于FPGA的藍(lán)牙HCI-<em>UART</em>控制接口設(shè)計(jì).pdf59

    基于FPGA的藍(lán)牙HCI-<em>UART</em>控制接口設(shè)計(jì).pdf 基于FPGA的藍(lán)牙HCI-UART控制接口設(shè)計(jì).pdf(59頁)

    通用異步收發(fā)器UARTUNIVERSALASYNCHRONOUSRECEIVERTRANSMITTER是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實(shí)現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時(shí)常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計(jì)時(shí),需要將UART功...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 死為你守候 / 發(fā)布時(shí)間:2024-03-13 / 14人氣

  • 基于FPGA與PC機(jī)串行通信<em>UART</em>模塊設(shè)計(jì).pdf48

    基于FPGA與PC機(jī)串行通信<em>UART</em>模塊設(shè)計(jì).pdf 基于FPGA與PC機(jī)串行通信UART模塊設(shè)計(jì).pdf(48頁)

    通用異步收發(fā)器UART即UNIVERSALASYNCHRONOUSRECEIVERTRANSMITTER是現(xiàn)在大家在計(jì)算機(jī)串行通信中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議,UART能在串行線路上實(shí)行全雙工的通信,其串行接口通信能支持長(zhǎng)短距離數(shù)據(jù)傳輸,在微機(jī)和外設(shè)相互數(shù)據(jù)交換得到廣泛應(yīng)用。串行控制器用到RS232...

    下載價(jià)格:5 賞幣 / 發(fā)布人: 折紙為鶴書信白鴿 / 發(fā)布時(shí)間:2024-03-09 / 2人氣

  • 基于fpga的<em>uart</em>控制器設(shè)計(jì)0
關(guān)于我們 - 網(wǎng)站聲明 - 網(wǎng)站地圖 - 資源地圖 - 友情鏈接 - 網(wǎng)站客服客服 - 聯(lián)系我們

機(jī)械圖紙?jiān)创a,實(shí)習(xí)報(bào)告等文檔下載

備案號(hào):浙ICP備20018660號(hào)