基于FPGA的UART電路的設(shè)計(jì)與應(yīng)用.pdf_第1頁(yè)
已閱讀1頁(yè),還剩67頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、目前專用的UART集成電路芯片多數(shù)設(shè)計(jì)比較復(fù)雜,而且可移植性較差,成本比較高。同時(shí),根據(jù)項(xiàng)目設(shè)計(jì)需求,要求實(shí)現(xiàn)FPGA和上位機(jī)間實(shí)現(xiàn)數(shù)據(jù)傳輸?shù)腢ART接口,以及能夠完成兩個(gè)FPGA芯片間通信的專用型三線串行接口。所以本論文設(shè)計(jì)一款能完成UART電路各種功能的接口,可以實(shí)現(xiàn)設(shè)計(jì)的特殊需求,并且設(shè)計(jì)的電路具有可移植特性,可供其他項(xiàng)目進(jìn)行方便的移植和修改升級(jí)。
  根據(jù)所需實(shí)現(xiàn)的電路功能,本文設(shè)計(jì)出了UART接口電路的系統(tǒng)結(jié)構(gòu)框圖,主要

2、包括接收模塊、發(fā)送模塊、波特率產(chǎn)生模塊、接收FIFO緩沖模塊、發(fā)送FIFO緩沖模塊以及中斷產(chǎn)生模塊。設(shè)計(jì)中對(duì)各模塊電路進(jìn)行詳盡的功能實(shí)現(xiàn)分析和硬件語(yǔ)言描述,并且在 ISE集成軟件環(huán)境下,對(duì)所設(shè)計(jì)的電路分別使用 Modelsim和Synplify Pro軟件進(jìn)行了功能仿真和綜合,使用了Virtex-5系列開(kāi)發(fā)板對(duì)仿真綜合后的電路進(jìn)行板級(jí)測(cè)試。本文中把專用三線串行接口,作為UART接口的一個(gè)應(yīng)用來(lái)進(jìn)行詳細(xì)設(shè)計(jì)分析并完成電路仿真與測(cè)試。

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論