版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、<p> 草魚(yú)編號(hào) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)基于FPGA的UART模塊設(shè)計(jì)與實(shí)現(xiàn)草魚(yú)Design 草魚(yú)and 草魚(yú)Realization 草魚(yú)of 草魚(yú)UART 草魚(yú)based 草魚(yú)on 草魚(yú)FPGA草魚(yú)草魚(yú)</p><p> 草魚(yú)二〇一三年六月 草魚(yú)草魚(yú)</p><p> 學(xué) 草魚(yú)生 草魚(yú)姓 草魚(yú)名周大勇</p
2、><p> 專 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)業(yè)控制科學(xué)與工程</p><p> 學(xué) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)號(hào)S120400525</p><p> 指 草魚(yú)導(dǎo) 草魚(yú)教 草魚(yú)師楊曉慧</p><p> 學(xué) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)院電子信息工程學(xué)院</p><p> 摘 草魚(yú)
3、草魚(yú) 草魚(yú) 草魚(yú)要草魚(yú)UART因其可靠性高,鯉魚(yú)傳輸距離遠(yuǎn),鯉魚(yú)線路簡(jiǎn)單,鯉魚(yú)同時(shí)UART作為RS232協(xié)議的控制接口,鯉魚(yú)從而成為比較廣泛的串行數(shù)據(jù)通信電路,鯉魚(yú)而現(xiàn)在大部分集成電路通信用的UART芯片,鯉魚(yú)存在成本高,鯉魚(yú)電路復(fù)雜,鯉魚(yú)移植性較差等缺點(diǎn),鯉魚(yú)本文提出了一種將UART的功能集成在FPGA芯片中,鯉魚(yú)可使整個(gè)系統(tǒng)更為靈活、pork緊湊,鯉魚(yú)減小整個(gè)電路的體積,鯉魚(yú)提高系統(tǒng)的可靠性和穩(wěn)定性。草魚(yú)本模塊功能全部基于veri
4、logHDL硬件描述語(yǔ)言。草魚(yú)草魚(yú)草魚(yú)關(guān)鍵詞:porkFPGA, 草魚(yú)UART 草魚(yú),verilogHDL 草魚(yú),RS232 草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)ABSTRACT草魚(yú)UART, 草魚(yú)because 草魚(yú)of 草魚(yú)its 草魚(yú)high 草魚(yú)reliability, 草魚(yú)long 草魚(yú)transmission
5、 草魚(yú)distance 草魚(yú)and 草魚(yú)the 草魚(yú)simple 草魚(yú)line, 草魚(yú)moreover 草魚(yú)m</p><p> 第一章 草魚(yú) 草魚(yú)緒 草魚(yú)論草魚(yú)通用異步收發(fā)器(universal 草魚(yú)asynchronous 草魚(yú)receiver 草魚(yú)transmitter, 草魚(yú)UART)盡管自20世紀(jì)70年代就已出現(xiàn),鯉魚(yú)但因其簡(jiǎn)單可靠,鯉魚(yú)目前仍是一種使用廣泛的串行通信接口。草魚(yú)各種微處理器,鯉魚(yú)不論
6、是單片機(jī),鯉魚(yú)還是DSP、porkARM,鯉魚(yú)UART都是基本外圍模塊。草魚(yú)一般UART由專用芯片來(lái)實(shí)現(xiàn),鯉魚(yú)但專用芯片引腳都較多,鯉魚(yú)內(nèi)含許多輔助功能,鯉魚(yú)在實(shí)際使用時(shí)往往只需要用到UART的基本功能,鯉魚(yú)使用專用芯片會(huì)造成資源浪費(fèi)和成本提高。草魚(yú)草魚(yú)本文提出一種基于FPGA的UART模塊設(shè),鯉魚(yú)本文設(shè)計(jì)的UART符合RS232串行通信標(biāo)準(zhǔn)。草魚(yú)當(dāng)我們不需要用到完整的的UART功能和一些輔助功能時(shí),鯉魚(yú)就可以將需要的UART功能集成
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的UART接口協(xié)議轉(zhuǎn)換模塊設(shè)計(jì).pdf
- 基于fpga的uart設(shè)計(jì)
- 基于FPGA與PC機(jī)串行通信UART模塊設(shè)計(jì).pdf
- 畢業(yè)論文基于fpga的uart設(shè)計(jì)
- 基于fpga的uart控制器設(shè)計(jì)
- 基于FPGA的UART接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于verilog的uart模塊的設(shè)計(jì)--課程設(shè)計(jì)
- 基于FPGA的UART電路的設(shè)計(jì)與應(yīng)用.pdf
- fpga—uart實(shí)驗(yàn)
- 基于FPGA的UART控制器設(shè)計(jì)定稿.doc
- 基于FPGA的UART控制器設(shè)計(jì)論文初稿.doc
- 畢業(yè)論文----基于fpga的uart設(shè)計(jì)(含外文翻譯)
- 基于FPGA的藍(lán)牙HCI-UART控制接口設(shè)計(jì).pdf
- 畢業(yè)論文--基于fpga的uart設(shè)計(jì)(含外文翻譯)
- 基于VHDL-FPGA的嵌入式UART的設(shè)計(jì)及FPGA驗(yàn)證.pdf
- wifi模塊uart協(xié)議
- 基于FPGA的UART控制器設(shè)計(jì)論文 二稿.doc
- 基于FPGA的UART控制器設(shè)計(jì)中期檢查表.doc
- 基于FPGA的UART控制器設(shè)計(jì)任務(wù)書(shū).doc
- 基于FPGA的數(shù)據(jù)采集模塊設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論