基于FPGA與流水線CORDIC算法的FFT處理器的實現(xiàn).pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著數(shù)字電子技術(shù)和集成電路設計制造技術(shù)的飛速發(fā)展,數(shù)字信號處理已廣泛應用于雷達、通信、圖像處理和多媒體等領(lǐng)域中。離散傅立葉變換(DFT)作為數(shù)字信號處理中的基本運算,發(fā)揮著重要作用。特別是快速傅立葉變換(FFT)算法的提出,使離散傅立葉變換的運算量減小了幾個數(shù)量級,使得數(shù)字信號處理的實現(xiàn)和應用變得更加容易??焖俑道锶~變換(FFT)及其實現(xiàn)已成為現(xiàn)代數(shù)字信號處理的核心技術(shù)之一,因此對FFT算法及其實現(xiàn)方法的研究具有很強的理論和現(xiàn)實意義。<

2、br>   本文的目的就是研究如何應用FPGA實現(xiàn)FFT算法,設計采用基4算法設計了一個具有實用價值的FFT實時硬件處理器。文中使用了改進的CORDIC流水線結(jié)構(gòu)設計了FFT的蝶型運算單元,將硬件不易于實現(xiàn)、運算緩慢的乘法單元轉(zhuǎn)換成硬件易于實現(xiàn)、運算快捷的加法單元。并根據(jù)基4算法的尋址特點設計了簡單快速的地址發(fā)生器。整體采用水線的工作方式,并將雙端口RAM、只讀ROM全部內(nèi)置在FPGA芯片部,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以提高。整

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論