連續(xù)時間型∑△調制器的系統(tǒng)級設計和建模方法.pdf_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本文研究探討了低功耗、高精度(>12bit)的寬帶連續(xù)時間型∑△A/D調制器體系結構的設計技術。采用沖激不變法把z域環(huán)路濾波器變換到s域,結合電路級的設計要求提出了環(huán)路濾波器中積分器增益因子的優(yōu)化方法,并對連續(xù)時間型∑△A/D調制器設計中的非理想因素進行系統(tǒng)級建模和仿真?;诘凸脑O計考慮,調制器采用有源-無源混合型環(huán)路濾波器,并通過離散時間微分技術移除信號求和模塊。在多比特反饋DAC的設計中采用了數據輪轉算法,使得其失配誤差平均化,諧

2、波能量降低。
  設計實例實現了一個5階3比特連續(xù)時間型∑△調制器。采用SMIC0.18-μm1P6M標準CMOS工藝驗證。芯片工作在1.8V電源電壓和128MHz時鐘頻率,在1MHz的信號帶寬內,調制器的動態(tài)范圍為84dB,峰值SNR和SNDR分別為80dB和78dB,功耗為9mW。測試結果驗證了設計技術和建模方法。
  最后,針對低功耗的要求進行了進一步的實踐:在內部量化器中采用非平衡結構的比較器替代傳統(tǒng)結構的閃存模數轉

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論