版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、高速數(shù)據(jù)采集系統(tǒng)在信息科學(xué)的各個(gè)領(lǐng)域中應(yīng)用越來(lái)越廣泛,而基于單片機(jī)、AR M的數(shù)據(jù)采集技術(shù)已經(jīng)很成熟,在對(duì)速度要求越來(lái)越苛刻的當(dāng)代社會(huì),這些技術(shù)已經(jīng)顯得有些力不從心,我們必須開(kāi)發(fā)新的更高速的數(shù)據(jù)采集系統(tǒng)才能跟上信息產(chǎn)業(yè)發(fā)展的腳步,而隨著可編程邏輯器件這些年來(lái)的迅猛發(fā)展,它以其極高的集成度,穩(wěn)定的性能以及高速、易用的特點(diǎn),在信息科學(xué)的各個(gè)領(lǐng)域都得到了廣泛的應(yīng)用,本設(shè)計(jì)基于這些特點(diǎn),結(jié)合數(shù)據(jù)采集理論,可編程邏輯器件理論,模數(shù)轉(zhuǎn)換理論以及數(shù)字
2、濾波理論等理論基礎(chǔ),并閱讀大量的國(guó)內(nèi)外文獻(xiàn),提出了一種基于可編程邏輯器件的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)思想,并著手實(shí)踐。
本文選用ALTERA公司的MAX II系列EPM2210這一款CPLD芯片作為控制芯片,ADS805和TLV1570為模數(shù)轉(zhuǎn)換采樣芯片,并且根據(jù)各個(gè)芯片的數(shù)據(jù)手冊(cè),設(shè)計(jì)了每個(gè)模塊的外圍電路,畫(huà)出了原理圖,最終將各個(gè)模塊的原理圖整合到一起,搭建了基于CPLD的高速數(shù)據(jù)采集系統(tǒng),然后畫(huà)出系統(tǒng)總體的PCB板圖,制作電路
3、板,并通過(guò)編寫(xiě)Verilog-HDL程序,用ALTERA公司的Quartuas II軟件進(jìn)行編譯和綜合,用JATG下載線把程序下載到板子上的CPLD里面,對(duì)模數(shù)轉(zhuǎn)換芯片進(jìn)行驅(qū)動(dòng),對(duì)采集到的數(shù)據(jù)進(jìn)行處理以及與完成上位機(jī)進(jìn)行通信的程序設(shè)計(jì),成功的設(shè)計(jì)了一款基于 CPLD的高速數(shù)據(jù)采集系統(tǒng),可以實(shí)時(shí)的采集電流、電壓值。
本文對(duì)所有編寫(xiě)的CPLD中的模塊,包括濾波、有效值計(jì)算、與PC機(jī)的通信模塊以及 VFD顯示模塊都進(jìn)行了調(diào)試和測(cè)試,
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于CPLD的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于DSP和CPLD的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于CPLD的工業(yè)CT數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPLD的光柵數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)開(kāi)發(fā)與實(shí)現(xiàn).pdf
- 基于CPLD的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與研究.pdf
- 基于現(xiàn)場(chǎng)總線與CPLD的數(shù)據(jù)采集系統(tǒng).pdf
- 基于CPLD的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)的研制.pdf
- 基于DSP+CPLD的數(shù)據(jù)采集系統(tǒng)研究.pdf
- 基于CPLD的液壓數(shù)據(jù)采集系統(tǒng)研究與設(shè)計(jì).pdf
- 基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于NiosⅡ的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的實(shí)現(xiàn).pdf
- 基于UWB接收的超高速數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn).pdf
- 基于FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于cpld的多路數(shù)據(jù)采集系統(tǒng)的畢業(yè)設(shè)計(jì)
- 基于PCIE總線的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPLD技術(shù)的光柵傳感器數(shù)據(jù)采集系統(tǒng)的研制.pdf
- 基于FPGA的數(shù)據(jù)高速采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論