100G以太網(wǎng)PCS子層接收模塊的VLSI設(shè)計.pdf_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著網(wǎng)絡(luò)技術(shù)的不斷發(fā)展和多媒體的應(yīng)用,用戶對高速以太網(wǎng)的需求越來越強烈。2010年6月17日,IEEE802.3ba標準正式頒布,標志著100G以太網(wǎng)商用之路正式開啟。該標準明確了100G以太網(wǎng)物理編碼子層采用64B/66B編解碼技術(shù),同時還提出了多通道分發(fā)技術(shù)構(gòu)架,通過虛通道的定義適配不同的物理通道,并采用輪詢分發(fā)機制進行數(shù)據(jù)分配從而達到100Gbps的傳輸速度。
  本文主要研究了基于IEEE802.3ba標準下的100G以太

2、網(wǎng)物理編碼子層接收模塊的實現(xiàn),采用10Gbps×10的方案達到100Gbps的傳輸速度,工作頻率為156.25MHz。設(shè)計中的主要功能模塊包括碼塊同步、多通道處理、解擾和64B/66B解碼等。其中,多通道處理模塊利用標準中給出的多通道分發(fā)技術(shù)消除了通道間的延時和偏差,實現(xiàn)了通道間的對齊和重排。解擾模塊利用通道間解擾存在的依存關(guān)系實現(xiàn)了10路640bits的并行解擾,邏輯簡單,電路容易較實現(xiàn)。64B/66B解碼則采用流水線設(shè)計方法,提高了

3、電路速度,最高速率達10Gbps。本設(shè)計使用VerilogHDL硬件描述語言進行邏輯設(shè)計,并利用VCS進行編譯和功能仿真,仿真結(jié)果顯示,設(shè)計能夠?qū)崿F(xiàn)100G以太網(wǎng)PCS子層的邏輯功能。
  本文設(shè)計的電路采用TSMC0.18μm工藝標準單元庫實現(xiàn),完成了邏輯綜合、靜態(tài)時序分析、布局布線、時鐘樹綜合等后端設(shè)計流程,并最終生成了版圖,進行了DRC和LVS驗證,版圖面積為1.77mm×1.48mm,1.8V電源電壓下芯片的功耗為117.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論