版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、10.6 組合邏輯電路,組合邏輯電路框圖,10.6.1 組合邏輯電路的分析,(1) 由邏輯圖寫出輸出端的邏輯表達式,(2) 運用邏輯代數化簡或變換,(3) 列邏輯狀態(tài)表,(4) 分析邏輯功能,已知邏輯電路,,確定,邏輯功能,分析步驟:,例 1:分析下圖的邏輯功能,(1) 寫出邏輯表達式,(2) 應用邏輯代數化簡,,反演律,,反演律,(3) 列邏輯狀態(tài)表,邏輯式,,,步驟一,寫出輸出端Y的邏輯表達式為,,步驟二,化簡,由于上式已經是
2、符合分析的要求了,所以不需要再化簡了;,步驟三,根據輸出端邏輯表達式,寫出真值表。,步驟一,寫出輸出端Y的邏輯表達式為,例題10.6.1,,,步驟四,分析真值表后,可發(fā)現當輸入端A、B、C三個輸入變量中,1的取值有奇數個時,輸出端Y輸出為1,反之,輸出端Y輸出為0。從真值表分析后可知,該電路可以用來檢查3位二進制碼的奇偶性,即輸入的二進制碼含有奇數個1時,其輸出信號為有效信號,所以此電路又稱為奇偶校驗電路。,例3:分析下圖的邏輯功能,Y
3、,,,,&,,,,,&,,,1,,,,,,,,,.,B,A,&,C,1,0,1,A,設:C=1,封鎖,打開,選通A信號,,,,,B,Y,,,,&,,,,,&,,,1,,,,,,,,,.,B,A,&,C,0,0,1,設:C=0,封鎖,選通B信號,,,,,打開,例 3:分析下圖的邏輯功能,10.6.2 組合邏輯電路的設計,設計步驟如下:,,,,例題10.6.3 設計一個三人表決器,實現“少數
4、服從多數”的原則。,步驟一,分析給定的邏輯功能,列出相應的真值表:,,步驟二,根據真值表寫出相應的邏輯表達式,并進行化簡;,,,,步驟三,根據化簡后的邏輯表達式,畫出邏輯電路圖,10.7.2 編碼器,能夠將某一信息(輸入)變換成為某一特定代碼(輸出)的邏輯電路稱為編碼器。,n 位二進制代碼有 2n 種組合,可以表示 2n 個信息。,要表示N個信息所需的n位二進制代碼應滿足 2n? N,10.7
5、常用的邏輯器件,1. 二進制編碼器,將N個輸入信號編成n位二進制代碼的電路。,N個,n位,(1) 4線-2線二進制編碼器的工作原理。,,I1 I2 I3 I4 Y1 Y2,0 1 1 1 1 1,1 0 1 1 1 0,1 1 0 1 0 1,1 1 1 0 0 0,,,,,,,,(2) 4線
6、-2線二進制編碼器的應用,例如,某一搶答現場,要將4個搶答器的輸出信號編為二進制代碼進行控制,設計一個簡單的電路實現此功能。,(1) 分析要求: 輸入有8個信號,即 N=8,根據 2n ? N 的關系,即 n=3,即輸出為3位二進制代碼。,例:設計一個編碼器,滿足以下要求:(1) 將 I0、I1、…I7 8個信號編成二進制代碼。(2) 編碼器每次只能對一個信號進行編碼,不 允許兩個或兩個以上的信號同時有
7、效。(3) 設輸入信號高電平有效。,(2) 列編碼表:,(3) 寫出邏輯式并轉換成“與非”式,Y2 = I4 + I5 + I6 +I7,Y1 = I2+I3+I6+I7,Y0 = I1+ I3+ I5+ I7,(4) 畫出邏輯圖,2. 二-十進制編碼器(8421 編碼器),二-十進制編碼(英文簡稱為BCD)碼,就是指用二進制編碼來表示十進制中的0,1,2,3,4,5,6,7,8,9十個數碼。從4位二進制中的16種狀態(tài)中選擇十種
8、狀態(tài)有不同的選擇方法,其中比較常見的是“8421 BCD碼”。,8421 BCD編碼器常用芯片——74LS147管腳分配圖 :,列編碼表:四位二進制代碼可以表示十六種不同的狀態(tài),其中任何十種狀態(tài)都可以表示0~9十個數碼,最常用的是8421碼。,邏輯圖,10.7.3 譯碼器,譯碼是編碼的反過程,它是將代碼的組合譯成一個特定的輸出信號。,1. 二進制譯碼器,真 值 表,例:三位二進制譯碼器(輸出高電平有效),寫出邏輯
9、表達式,2.二 - 十進制譯碼器,二-十進制譯碼器常用芯片——74LS42管腳分配圖。,74LS42芯片真值表,,,,Q3 Q2 Q1 Q0,Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9,0 0 0 0 1 0 0 0 0 0 0 0 0 0 0,輸 入,輸 出,顯示數碼,,,,0 0 0 1
10、 0 1 0 0 0 0 0 0 0 0 1,0 0 1 0 0 0 1 0 0 0 0 0 0 0 2,0 0 1 1 0 0 0 1 0 0 0 0 0 0 3,0 1 0 0 0 0
11、 0 0 1 0 0 0 0 0 4,0 1 0 1 0 0 0 0 0 1 0 0 0 0 5,0 1 1 0 0 0 0 0 0 0 1 0 0 0 6,0 1 1 1 0 0 0
12、0 0 0 0 1 0 0 7,1 0 0 0 0 0 0 0 0 0 0 0 1 0 8,1 0 0 1 0 0 0 0 0 0 0 0 0 1 9,,,,,,Q3,Q2,Q1,Q0,,,,,,,,,,,七段顯示譯碼器,842
13、1BCD代碼,,,10.7.4 數碼顯示器,在數字電路中,常常需要把運算結果用十進制 數顯示出來,這就要用顯示譯碼器。,七段數字顯示器,七段顯示譯碼器真值表,,,七段數字顯示器:,由七段發(fā)光二極管構成,1 1 0 1 1 0 1,高電平時發(fā)光,譯碼器可采用CT74LS247七段顯示譯碼器芯片,它輸出高電平有效,可以驅動共陰極顯示器 。,10.7.5 加法器,二進制,十進制:0~9十個數碼,“逢十進一”。,在數
14、字電路中,為了把電路的兩個狀態(tài) (“1”態(tài)和“0”態(tài))與數碼對應起來,采用二進制。,二進制:0,1兩個數碼,“逢二進一”。,加法器: 實現二進制加法運算的電路,進位,,,不考慮低位來的進位,要考慮低位來的進位,,1. 半加器,半加:實現兩個一位二進制數相加,不考慮來自低位的進位。,邏輯符號:,半加器:,半加器邏輯狀態(tài)表,邏輯表達式,2. 全加器,全加:實現兩個一位二進制數相加,且考慮來自低位的進位。,邏輯符號:,全加器:,
15、(1) 列邏輯狀態(tài)表,(2) 寫出邏輯式,應用舉例,交通信號燈故障檢測電路,交通信號燈在正常情況下,紅燈(R)亮——停車,,黃燈(Y)亮——準備,綠燈(G)亮——通行。正常時,只有一個燈亮。如果燈全不亮或全亮或兩個燈同時亮,都是故障。,解:,燈亮 —“1”表示,燈滅 —“0”表示,,故障 —“1”表示,正常 —“0”表示,,輸入信號三個,輸出信號一個,(1) 列邏輯狀態(tài)表,(2) 寫出邏輯表達式,(3) 化簡可得:,為減少所用門數
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 第13章 門電路和組合邏輯電路
- 第章習題門電路和組合邏輯電路
- 第6章 門電路和組合邏輯電路
- 第11章 集成邏輯門電路和組合邏輯電路
- 第21章門電路和組合邏輯電路
- 門電路和組合邏輯電路二
- 第21章門電路和組合邏輯電路
- 門電路和組合邏輯電路
- 電工第20章 門電路和組合邏輯電路g
- 第08章門電路與組合邏輯電路
- 電工學-第20章 門電路和組合邏輯電路
- 第5章門電路和組合邏輯電路完整版-1
- 實驗1基本門電路的邏輯功能測試和組合邏輯電路
- 組合邏輯電路和時序邏輯電路
- 第4章-組合邏輯電路
- 第4章-組合邏輯電路-(1)
- 第13章-門電路和組合電路 11
- 電工與電子技術門電路與組合邏輯電路
- 組合邏輯門電路
- 第章組合邏輯電路習題解答
評論
0/150
提交評論