版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、新祥旭考研高分咨詢:胡老師xxx121_wzm電話13051415902浙江大學《信號與電路基礎信號與電路基礎》(科目代碼科目代碼844)考試大綱考試大綱特別提醒:本考試大綱僅適合特別提醒:本考試大綱僅適合2018年碩士研究生入學考試。該門課程包括兩部年碩士研究生入學考試。該門課程包括兩部分內(nèi)容,分內(nèi)容,(-)信號與系統(tǒng)部分,占(-)信號與系統(tǒng)部分,占100分;(二)數(shù)字電路部分,分;(二)數(shù)字電路部分,占50分。分。(一)(一)信號系
2、統(tǒng)部分信號系統(tǒng)部分1考研建議參考書目考研建議參考書目于慧敏等編著,信號與系統(tǒng),(第二版),化學工業(yè)出版社。2基本要求基本要求要求學生掌握用基本信號(單位沖激、復指數(shù)信號等)分解一般信號的數(shù)學表示和信號分析法;掌握LTI系統(tǒng)分析的常用模型(常系數(shù)線性微分、差分方程、卷積表示、系統(tǒng)函數(shù)及模擬框圖等);掌握信號與系統(tǒng)分析的時域法和變換域法。要求學生掌握信號與系統(tǒng)分析的一些重要概念和信號與系統(tǒng)的基本性質,熟練掌握信號與系統(tǒng)的基本運算;掌握信號與
3、系統(tǒng)概念的工程應用及方法:調(diào)制、采樣、濾波、抽取和內(nèi)插;掌握連續(xù)時間信號的離散化處理的原理和基本設計方法。一信號與系統(tǒng)的基本概念信號與系統(tǒng)的基本概念(1)連續(xù)時間與離散時間的基本信號(2)信號的運算與自變量變換(3)系統(tǒng)的描述與基本性質二LTI系統(tǒng)的時域分析系統(tǒng)的時域分析(1)連續(xù)時間LTI系統(tǒng)的時域分析:卷積積分,卷積性質(2)離散時間LTI系統(tǒng)的時域分析:卷積和,卷積性質(3)零輸入、零狀態(tài)響應,單位沖激響應(4)LTI系統(tǒng)的基本性
4、質(5)用微分方程、差分方程表征的LTI系統(tǒng)的框圖表示三連續(xù)時間信號與系統(tǒng)的頻域分析連續(xù)時間信號與系統(tǒng)的頻域分析(1)連續(xù)時間LTI系統(tǒng)的特征函數(shù)(2)連續(xù)時間周期信號的傅里葉級數(shù)表示(3)非周期信號連續(xù)時間的傅里葉變換(4)傅里葉變換性質(5)連續(xù)時間LTI系統(tǒng)頻率響應,連續(xù)時間LTI系統(tǒng)的頻域分析(6)信號濾波、理想低通濾波器四.離散時間信號與系統(tǒng)的頻域分析離散時間信號與系統(tǒng)的頻域分析(1)離散時間LTI系統(tǒng)的特征函數(shù)(2)離散時間
5、周期信號的傅立葉級數(shù)表示(3)非周期離散時間信號的傅立葉變換(4)離散時間傅立葉變換的性質(5)離散時間LTI系統(tǒng)的頻率響應,離散時間LTI系統(tǒng)的頻域分析五采樣、調(diào)制與通信系統(tǒng)五采樣、調(diào)制與通信系統(tǒng)(1)連續(xù)時間信號的時域采樣定理(2)欠采樣與頻譜混疊(3)離散時間信號的時域采樣定理,離散時間信號的抽取和內(nèi)插新祥旭考研高分咨詢:胡老師xxx121_wzm電話13051415902(二)數(shù)字電路部分(二)數(shù)字電路部分1考研建議參考書目考研
6、建議參考書目[1]閻石主編,數(shù)字電子技術基礎,第五版,高等教育出版社。[2]M.MrisManoMichaelD.Ciletti,DigitalDesign,F(xiàn)ourthEdition(數(shù)字設計,第4版),2008,電子工業(yè)出版社。2基本要求基本要求掌握組合邏輯電路的設計,基于可編程邏輯的邏輯優(yōu)化方法,觸發(fā)器和存儲器的基本電路構成;時序邏輯電路設計與分析、控制器設計、VerilogHDL語言及應用;脈沖信號的產(chǎn)生和變換;數(shù)字系統(tǒng)的可測試
7、設計與錯誤診斷。一邏輯代數(shù)基礎一邏輯代數(shù)基礎(1)數(shù)制、碼制,以及邏輯運算定理(2)邏輯函數(shù)的表示方法,以及邏輯函數(shù)的化簡方法二二組合邏輯電路組合邏輯電路(1)編碼器、譯碼器、數(shù)據(jù)選擇器、加法器、乘法器(2)組合電路的Verilog描述和設計方法,以及組合電路的競爭冒險三觸發(fā)器三觸發(fā)器(1)鎖存器Latch和觸發(fā)器FlipFlop(2)寄存器以及寄存器文件(RegisterFile)四存儲器和可編程邏輯四存儲器和可編程邏輯(1)存儲器包
8、括ROM,SRAM,DRAM,DDR3時序和基本單元構成(2)基于可編程邏輯的邏輯優(yōu)化五.時序邏輯電路時序邏輯電路(1)計數(shù)器、移位寄存器的設計(2)數(shù)字電路系統(tǒng)的時序分析與設計方法六控制器設計六控制器設計(1)有限狀態(tài)機和控制器設計方法,以及采用Verilog語言的系統(tǒng)描述(2)微碼控制器設計七數(shù)字系統(tǒng)測試七數(shù)字系統(tǒng)測試(1)數(shù)字電路的可測試設計(2)數(shù)字電路的測試及錯誤診斷八脈沖電路八脈沖電路(1)施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器、多諧振
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
評論
0/150
提交評論