版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、一、一、填空題填空題1、目前國(guó)際上較大的PLD器件制造公司有Altera和Xilinx公司。2、當(dāng)前最流行并成為IEEE標(biāo)準(zhǔn)的硬件描述語(yǔ)言包括VHDL和VerilogHDL。3、高密度可編程邏輯器件HDPLD包括EPLD、CPLD和FPGA。4、PLD從集成密度上可分為L(zhǎng)DPLD和HDPLD兩類,其中HDPLD包括__EPLD_____、__CPLD_____和___FPGA_____三種。5、EDA設(shè)計(jì)流程包括設(shè)計(jì)準(zhǔn)備、設(shè)計(jì)輸入、設(shè)計(jì)
2、處理和器件編程四個(gè)步驟。6、圖形文件的擴(kuò)展名是_.bdf__;QuartusII所建工程的擴(kuò)展名是_.qpf_;自建元件圖形符號(hào)文件的擴(kuò)展名_.bsf__;VerilogHDL所編程序的擴(kuò)展名為_(kāi)_.v__。7、圖形文件的擴(kuò)展名是.bdf;矢量波形文件的擴(kuò)展名是.vwf;自建元件圖形符號(hào)文件的擴(kuò)展名.bsf。8、可編程邏輯器件的優(yōu)化過(guò)程主要是對(duì)__速度__和___資源___的處理過(guò)程即時(shí)間優(yōu)化和面積優(yōu)化。9、EDA設(shè)計(jì)輸入主要包括__圖
3、形輸入__、__文本輸入和__波形__輸入。10、設(shè)計(jì)處理的最后一步是產(chǎn)生可供器件編程使用的數(shù)據(jù)文件,對(duì)CPLD來(lái)說(shuō)是產(chǎn)生熔絲圖文件即JEDEC文件,對(duì)于FPGA來(lái)說(shuō)是產(chǎn)生位流數(shù)據(jù)文件Bitstream。11、EDA設(shè)計(jì)輸入主要包括圖形輸入、文本輸入和波形輸入。12、設(shè)計(jì)優(yōu)化主要包括面積優(yōu)化和速度優(yōu)化。13、VerilogHDL語(yǔ)言的擴(kuò)展名為.v。14、EDA的中文名稱是電子設(shè)計(jì)自動(dòng)化。15、EDA仿真分為功能仿真又稱前仿真、系統(tǒng)級(jí)仿真
4、或行為仿真,用于驗(yàn)證系統(tǒng)的功能;時(shí)序仿真又稱后仿真、電路級(jí)仿真,用于驗(yàn)證系統(tǒng)的時(shí)序特性、系統(tǒng)性能。16、一般把EDA技術(shù)的發(fā)展分為_(kāi)__CAD____、__CAE_____和___EDA____三個(gè)階段。17、阻塞型賦值符號(hào)為=,非阻塞型賦值符號(hào)為2=4’b0010;ab=8’b01000010。20、`timescale1us100ns中,1us為時(shí)間基準(zhǔn)單位,100ns為模擬時(shí)間精度。21、標(biāo)準(zhǔn)邏輯位數(shù)據(jù)類型常用的數(shù)值有‘1’、‘0
5、’、‘z’等。22、在VerilogHDL中的常數(shù)包括___數(shù)字_、___未知x___和___高阻z__三種。二、二、選擇題選擇題1、在EDA中,ISP的中文含義是B。12、子系統(tǒng)設(shè)計(jì)優(yōu)化,主要考慮提高資源利用率減少功耗(即面積優(yōu)化),以及提高運(yùn)行速度(即速度優(yōu)化);指出下列A是速度優(yōu)化。A、流水線設(shè)計(jì)B、資源共享C、邏輯優(yōu)化D、串行化13、下面在對(duì)原理圖輸入設(shè)計(jì)方法進(jìn)行數(shù)字系統(tǒng)設(shè)計(jì)的描述中,C是不正確的。A、原理圖輸入設(shè)計(jì)方法直觀便捷
6、,但不適合完成較大規(guī)模的電路系統(tǒng)設(shè)計(jì);B、原理圖輸入設(shè)計(jì)方法一般是一種自底向上的設(shè)計(jì)方法;C、原理圖輸入設(shè)計(jì)方法無(wú)法對(duì)電路進(jìn)行功能描述;D、原理圖輸入設(shè)計(jì)方法也可進(jìn)行層次化設(shè)計(jì)。14、在C語(yǔ)言的基礎(chǔ)上演化而來(lái)的硬件描述語(yǔ)言是___B_____。A、VHDLB、VerilogHDLC、AHDD、CUPL15、EDA的中文含義是A。A、電子設(shè)計(jì)自動(dòng)化B、計(jì)算機(jī)輔助計(jì)算C、計(jì)算機(jī)輔助教學(xué)D、計(jì)算機(jī)輔助制造16、執(zhí)行QuartusII的B命令,
7、可以檢查設(shè)計(jì)電路錯(cuò)誤。A、CreateDefaultSymbolB、Compiler編譯C、Simulat時(shí)序仿真D、TimingAnalyzer時(shí)序分析17、下列EDA軟件中,____B____不具有邏輯綜合功能。A、MaxPlusB、ModelSimC、QuartusIID、Synplify18、在EDA工具中能完成在目標(biāo)系統(tǒng)器件上布局布線軟件稱為C。A、仿真器B、綜合器C、適配器D、下載器19、下列EDA軟件中,___B_____
8、不具有邏輯綜合功能。A、MaxPlusB、ModelSimC、QuartusIID、Synplify20、一種“a=2b01b=3b001”那么ab=C。A、4b1011B、3b001C、5b01001D、3b000121、在VerilogHDL語(yǔ)言中,用A表示時(shí)鐘信號(hào)的上升沿。A、posedgeclkB、negedgeclkC、clk’eventD、clk=’1’22、VerilogHDL程序中,以下標(biāo)識(shí)符正確的是D。A、4adder
9、1B、ifC、bD、adder823、下列標(biāo)識(shí)符中,_____B_____是不合法的標(biāo)識(shí)符。A、State0B、9moonC、Not_Ack_0D、signall24、設(shè)變量X=3’B010,Y=5’h1B則XY的值是A。A、01011011B、01010110C、11011010D、0100101125、在VerilogHDL語(yǔ)言中,用B表示時(shí)鐘信號(hào)的下降沿。A、posedgeclkB、negedgeclkC、clk’eventD、c
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- eda理論復(fù)習(xí)題資料
- 測(cè)試技術(shù)復(fù)習(xí)題和答案
- 測(cè)試技術(shù)復(fù)習(xí)題部分答案
- 復(fù)習(xí)題答案
- 《數(shù)控技術(shù)》復(fù)習(xí)題答案
- 汽車(chē)營(yíng)銷(xiāo)技術(shù)復(fù)習(xí)題及答案
- 測(cè)試技術(shù)復(fù)習(xí)題和答案分解
- 高電壓技術(shù)復(fù)習(xí)題及答案
- 電子技術(shù)復(fù)習(xí)題含答案
- 《數(shù)控技術(shù)》復(fù)習(xí)題答案資料
- c復(fù)習(xí)題答案
- 復(fù)習(xí)題部分答案
- 鑄造復(fù)習(xí)題答案
- c復(fù)習(xí)題答案
- gps復(fù)習(xí)題答案
- web復(fù)習(xí)題答案
- 電力電子技術(shù)復(fù)習(xí)題答案
- 軟件測(cè)試技術(shù)復(fù)習(xí)題含答案
- 電工技術(shù)復(fù)習(xí)題及答案
- 電力電子技術(shù)-復(fù)習(xí)題答案
評(píng)論
0/150
提交評(píng)論