版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、HDLCHDLC協(xié)議原理及其應(yīng)用概述協(xié)議原理及其應(yīng)用概述摘要摘要:HDLC:HighLevelDataLinkControl(高級(jí)數(shù)據(jù)鏈路控制規(guī)程)。是面向比特的數(shù)據(jù)鏈路控制協(xié)議的典型代表,為在比特同步物理層上的數(shù)據(jù)鏈路操作提供了一系列的標(biāo)準(zhǔn)。HDLC傳輸?shù)臄?shù)據(jù)以二進(jìn)制數(shù)據(jù)組成,不存在任何特殊的控制代碼,它不僅支持全雙工傳輸,具有較高的吞吐率,適合于點(diǎn)對(duì)點(diǎn)和多點(diǎn)(多路播送或一對(duì)多)連接。HDLC是通信領(lǐng)域現(xiàn)階段應(yīng)用十分廣泛的一個(gè)數(shù)據(jù)鏈路
2、層協(xié)議。關(guān)鍵詞關(guān)鍵詞:HDLC數(shù)據(jù)鏈路層協(xié)議1.概述概述1.1HDLC的發(fā)展歷史的發(fā)展歷史在計(jì)算機(jī)通信的早期,人們就發(fā)現(xiàn)對(duì)于經(jīng)常產(chǎn)生誤碼的實(shí)際鏈路,只要加上合適的控制規(guī)程,就可以使通信變的比較可靠。那時(shí)ARPA和IBM公司分別使用了各自的控制規(guī)程,它們分別是IMPIMP協(xié)議和BSC規(guī)程(也稱為BISYNC,即BInarySYNchronousCommunciation的縮寫)。這些規(guī)程都是數(shù)據(jù)鏈路層的協(xié)議,都是面向字符的。所謂面向字符,
3、就是說在鏈路上所傳送的數(shù)據(jù)都是由規(guī)定的字符集(例如II碼)中的字符所組成的。而且,在鏈路上傳送的控制信息也必須由同一個(gè)字符集中的若干指定的控制字符構(gòu)成。1974年,IBM公司推出了著名的體系結(jié)構(gòu)SNA。在SNA的數(shù)據(jù)鏈路層規(guī)程上采用了面向比特的規(guī)程SDLC(SynchronousDataLinkControl)。后來IBM將此規(guī)程提交美國國家標(biāo)準(zhǔn)協(xié)會(huì)ANSI和國際標(biāo)準(zhǔn)化組織ISO,建議成為國家和國際標(biāo)準(zhǔn)。ANSI把SDLC修改為ADCC
4、P(AdvancedDataCommunicationControlProcedure)作為美國國家標(biāo)準(zhǔn),而ISO把SDLC修改后稱為HDLC(HighlevelDataLinkControl),并作為國際標(biāo)準(zhǔn)ISO3309。我國的相應(yīng)國家標(biāo)準(zhǔn)是GB7496。CCITT則將HDLC再修改后稱為鏈路接入規(guī)程LAP(LinkAccessProcedure),并作為X.25建議書的一部分(即有關(guān)數(shù)據(jù)鏈路層協(xié)議的一部分)。不久,HDLC的新版本
5、又把LAP修改為LAPB,“B”表示平衡型(Balanced),所以LAPB叫做鏈從此,路接入規(guī)程(平衡型)。這幾個(gè)面向比特的鏈路規(guī)程均大同小異。ADCCP與HDLC沒有多少區(qū)別,SDLC雖然最早提出,但它實(shí)際上是HDLC的一個(gè)子集。從此實(shí)現(xiàn)不編碼限制的、高可靠和高效率的透明傳輸。面向比特型協(xié)議主要適用于中高速同步半雙工和全雙工數(shù)據(jù)通信,如分組交換方式中的鏈路層就采用這種協(xié)議。標(biāo)志F地址A控制C信息IFCS標(biāo)志FHDLC的幀格式(1)F
6、(幀間隔模式):“01111110”——同步符號(hào)、幀之間的填充字符;(2)A(地址字段):通信對(duì)方的地址;(3)C(控制字段):用于區(qū)分幀的類型(數(shù)據(jù)幀、監(jiān)控幀、無編號(hào)幀);(4)I(信息字段):攜帶高層用戶數(shù)據(jù),可以是任意的二進(jìn)制位串;(5)FCS(校驗(yàn)碼):對(duì)A、C、I字段進(jìn)行循環(huán)校驗(yàn),所校驗(yàn)的范圍從地址字段的第1個(gè)比特算起,到信息字段的最末一個(gè)比特為止。物理層要解決比特同步的問題,而數(shù)據(jù)鏈路層要解決幀同步的問題。為此,HDLC規(guī)定
7、了在一個(gè)幀的開頭和結(jié)尾各放入一個(gè)特殊的標(biāo)記,作為一個(gè)幀的邊界這個(gè)標(biāo)記就叫做標(biāo)志字段F(Flag);在接收端,只要找到標(biāo)志字段,就可以很容易地確定一個(gè)幀的位置。3HDLC協(xié)議的應(yīng)用和發(fā)展協(xié)議的應(yīng)用和發(fā)展HDLC(highleveldatalinkcontrolprocedure,高級(jí)數(shù)據(jù)鏈路控制規(guī)程)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是由ISO制訂的確保數(shù)據(jù)信息可靠互通的重要技術(shù)。HDLC是在同步網(wǎng)上傳輸數(shù)據(jù)。是面向比特的數(shù)據(jù)鏈路層協(xié)議,傳輸?shù)臄?shù)據(jù)
8、中不存在任何特殊的控制代碼,但幀中包含了控制和響應(yīng)命令。HDLC支持全雙工傳輸具有較高的吞吐率,適合于點(diǎn)對(duì)點(diǎn)和多點(diǎn)(多路發(fā)送或一對(duì)多)連接。HDLC的子集被用來向X25、ISDN和幀中繼網(wǎng)提供信令和控制數(shù)據(jù)鏈路。圖1是基于HDLC協(xié)議的通信系統(tǒng)的硬件接口圖,該系統(tǒng)的硬件部分包括一片CPU,Cygnal高性能單片機(jī)C8051F023;一片F(xiàn)PGA,Altera公司ACEX1系列EP1K10,產(chǎn)生時(shí)鐘信號(hào),并對(duì)發(fā)送接收數(shù)據(jù)進(jìn)行時(shí)隙調(diào)整;一片
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- hdlc 和ppp 封裝
- 基于fpga的hdlc協(xié)議設(shè)計(jì)
- hdlc簡介-20021022-c
- HDLC通道匯聚器設(shè)計(jì)與驗(yàn)證.pdf
- 急性冠脈綜合癥、頸動(dòng)脈斑塊、ApoB-ApoAI及non-HDLC-HDLC關(guān)系探討.pdf
- HDLC協(xié)議控制器的研究與設(shè)計(jì).pdf
- 基于HDLC的微機(jī)分相縱聯(lián)差動(dòng)保護(hù)通訊系統(tǒng).pdf
- 基于FPGA的HDLC協(xié)議控制器的設(shè)計(jì).pdf
- 基于PCI的HDLC協(xié)議處理器的設(shè)計(jì)與優(yōu)化.pdf
- 基于PCI總線實(shí)現(xiàn)HDLC協(xié)議的通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIcore的HDLC控制器的FPGA實(shí)現(xiàn).pdf
- 基于PM7367的多路HDLC數(shù)據(jù)處理及應(yīng)用.pdf
- 通信控制單板設(shè)計(jì)及其HDLC通信鏈路實(shí)現(xiàn).pdf
- HDLC規(guī)程虛擬通信實(shí)驗(yàn)系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的HDLC協(xié)議與PC-104總線研究與實(shí)現(xiàn).pdf
- 基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多通道高速同步HDLC數(shù)據(jù)幀處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- HDLC幀收發(fā)器在TDM-以太網(wǎng)接口電路中的應(yīng)用.pdf
- HDLC協(xié)議在通信系統(tǒng)中的應(yīng)用及其在FPGA中的實(shí)現(xiàn).pdf
- 基于PCI總線的128通道HDLC處理器芯片的研究.pdf
評(píng)論
0/150
提交評(píng)論