已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、數(shù)字雷達系統(tǒng)由于其高精度幅相正交特性、抗干擾性、穩(wěn)定性等優(yōu)勢已經成為新一代雷達體系的主要發(fā)展方向,被更多的應用到全天候遠距離實現(xiàn)對目標的探測和定位,在軍事民用領域如民航交通管制、陸??毡O(jiān)視、精確制導、導航、汽車防撞與測距以及氣象預報等眾多國民經濟重要部門。同時在微電子技術日新月異的發(fā)展中,FPGA和DSP在信號處理能力上不斷提升,ASIC即專用集成電路能夠實現(xiàn)比DSP和FPGA處理速度更快,功耗更低及更高的可靠性,并擁有自主知識產權的芯
2、片大規(guī)?;a后在價格上具有很大的優(yōu)勢。因此利用最新的片上芯片系統(tǒng)(System on Chip)技術來設計新一代體制的數(shù)字雷達系統(tǒng)成為目前研究的當務之急。
本論文的工作來源于部委研究項目,重點研究數(shù)字雷達接收機信號處理的IP核設計,并且就數(shù)據(jù)通路的性能優(yōu)化、面積優(yōu)化、驗證平臺等方面展開了研究和設計實現(xiàn)工作。主要討論了流水式數(shù)字信號處理器和時分復用方式的電路實現(xiàn)架構。并在時分復用方式下對性能優(yōu)化與電路優(yōu)化兩個方面進行討論并設計
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的系統(tǒng)芯片SoC原型驗證技術的研究與實現(xiàn).pdf
- 基于FPGA的SoC原型驗證平臺設計與實現(xiàn).pdf
- 基于FPGA的片上系統(tǒng)(SoC)原型驗證的研究與實現(xiàn).pdf
- 基于FPGA的YAK SOC原型驗證平臺設計與實現(xiàn).pdf
- 高性能數(shù)字SoC芯片的驗證設計與實現(xiàn).pdf
- 陣列雷達數(shù)字接收機測試系統(tǒng)的設計與實現(xiàn).pdf
- 雷達寬帶數(shù)字接收機設計與實現(xiàn).pdf
- 通用SOC虛擬原型驗證平臺研究與設計.pdf
- 數(shù)字陣列雷達射頻接收組件的設計與實現(xiàn).pdf
- 雷達數(shù)字通用接收機的設計與實現(xiàn).pdf
- 基于SPARC V8的SoC原型驗證系統(tǒng)研究.pdf
- 雷達信號數(shù)字偵察接收的FPGA實現(xiàn).pdf
- SoC系統(tǒng)中高速I-O系統(tǒng)的實現(xiàn)與驗證.pdf
- 基于VHDL的數(shù)字SoC設計與驗證的全面自動化實現(xiàn).pdf
- 數(shù)字陣列雷達接收機測試系統(tǒng)的軟件設計與實現(xiàn).pdf
- SoC功能驗證自動化系統(tǒng)的設計與實現(xiàn).pdf
- 雷達數(shù)字中頻接收機的工程實現(xiàn).pdf
- 測速雷達的數(shù)字接收機的設計與實現(xiàn).pdf
- 基于OVM的SoC功能驗證系統(tǒng)的設計與實現(xiàn).pdf
- 無線傳感器網(wǎng)絡節(jié)點SoC的原型驗證.pdf
評論
0/150
提交評論