版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、3G網(wǎng)絡(luò)建設(shè)中,新型的建網(wǎng)核心思想是利用射頻拉遠(yuǎn)技術(shù),將傳統(tǒng)的宏基站的基帶處理和射頻部分分離,分成基帶處理和射頻拉遠(yuǎn)兩個(gè)設(shè)備,在兩者之間采用光纖連接,這樣有助于簡(jiǎn)化網(wǎng)絡(luò)維護(hù),節(jié)省空間降低成本,提高組網(wǎng)效率,其中關(guān)鍵技術(shù)是接口設(shè)計(jì),規(guī)范化接口設(shè)計(jì)有利于不同廠家間產(chǎn)品互通,數(shù)字基站和數(shù)字直放站都可以模塊化。在業(yè)界形成了兩種規(guī)范,OBSAI規(guī)范和CPRI規(guī)范,相比較而言,CPRI規(guī)范更容易實(shí)現(xiàn),本文討論的就是CPRI規(guī)范的實(shí)現(xiàn)。 在C
2、PRI規(guī)范中,最主要的是高速數(shù)字串行傳輸接口的實(shí)現(xiàn),這需要信號(hào)完整性方面的知識(shí),這也是本次設(shè)計(jì)中的難點(diǎn)和重點(diǎn)。 首先,本文主要介紹了OBSAI和CPRI規(guī)范各自的特點(diǎn)并進(jìn)行了對(duì)比,重點(diǎn)介紹了CPRI規(guī)范物理層和數(shù)據(jù)鏈路層的功能,提出了基于FPGA實(shí)現(xiàn)的方案。其次,討論了高速數(shù)字串行傳輸中的主要問題,包括同步、SerDes實(shí)現(xiàn)和預(yù)加重均衡技術(shù),并用ADS進(jìn)行了傳輸線仿真和IBIS模型綜合仿真,給出了CPRI板的硬件實(shí)現(xiàn)和算法編程仿
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 公共通用無線接口(CPRI)協(xié)議的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的PCI接口研究與實(shí)現(xiàn).pdf
- 基于ULPI協(xié)議的USB接口的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的UART接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速網(wǎng)絡(luò)接口邏輯實(shí)現(xiàn).pdf
- 基于Altera FPGA的PCI Express接口實(shí)現(xiàn).pdf
- 基于FPGA的串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速傳輸接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速板間接口邏輯實(shí)現(xiàn).pdf
- 基于fpga的vga接口顯示設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的點(diǎn)對(duì)點(diǎn)以太網(wǎng)接口設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于FPGA的以太網(wǎng)絡(luò)接口的設(shè)計(jì)及實(shí)現(xiàn).pdf
- 基于FPGA的RapidIO總線接口設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn).pdf
- 基于FPGA的NVMe接口設(shè)計(jì).pdf
- 基于FPGA的PCI接口設(shè)計(jì).pdf
- 基于FPGA的無線加密鍵盤的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)控系統(tǒng)接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).pdf
- 基于FPGA的高速以太網(wǎng)接口設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于FPGA的PCI接口的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論