已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、本文通過對微處理器指令級并行控制結構的研究,實現(xiàn)了超標量流水線SR05的設計,提出了采用快速比較法的分支處理技術。 文章首先討論了高性能微處理器中的幾種并行技術,重點分析了指令級并行技術在MPU設計中的應用。通過對流水線技術與超標量流水線技術的研究以及對數(shù)據相關性與控制相關性的分析,表明僅靠流水線技術從時間并行性提高指令級并行度具有一定的局限性,而包含時間并行性與空間并行性的超標量流水線技術是提高微處理器指令級并行度的一種有效途
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- EPIP并行微處理器指令Cache設計.pdf
- DSP微處理器指令級模擬器的研制.pdf
- 8086微處理器的指令系統(tǒng)
- 基于MIPS指令集的RISC微處理器控制模塊的設計與實現(xiàn).pdf
- 多線程微處理器指令雙發(fā)射結構的設計與實現(xiàn)
- 模糊微處理器的實現(xiàn)與實現(xiàn).pdf
- 簡指令微處理器(RISC)的全流程設計.pdf
- 一種面向分組密碼的微處理器指令擴展技術.pdf
- aes專用指令處理器的研究與實現(xiàn)
- 第3章arm微處理器的指令系統(tǒng)
- 微處理器
- 無線傳感器網絡節(jié)點處理器指令級并行結構的研究與設計.pdf
- 微處理器驗證平臺的實現(xiàn).pdf
- 微處理器中分支處理技術的開發(fā)與研究.pdf
- 32位微處理器一級指令Cache中SRAM的設計.pdf
- 基于PXA微處理器引導系統(tǒng)的研究與實現(xiàn).pdf
- 32位RISC微處理器的設計與實現(xiàn).pdf
- 微處理器思考與習題
- 適用于微處理器的容錯加固技術研究與實現(xiàn).pdf
- 基于SMT技術的微處理器結構研究.pdf
評論
0/150
提交評論