2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、VXI總線在我國測試和儀器領(lǐng)域的應(yīng)用日益廣泛,代表了當(dāng)今和未來測試系統(tǒng)技術(shù)的一個(gè)重要發(fā)展方向。數(shù)據(jù)采集是模擬世界和數(shù)字系統(tǒng)之間的橋梁,基于A/D變換的數(shù)據(jù)采集模塊是組建VXI系統(tǒng)不可缺少的一個(gè)關(guān)鍵部件。設(shè)計(jì)、開發(fā)高性能、低價(jià)格的多通道VXI數(shù)據(jù)采集模塊,尤其是高速數(shù)據(jù)采集模塊,將對推動(dòng)我國的VXI系統(tǒng)應(yīng)用起著積極的、十分重要的作用。
   本文設(shè)計(jì)的八通道高速數(shù)據(jù)采集VXI模塊選擇了高速、大容量可編程邏輯器件作為模塊的邏輯控制單

2、元和數(shù)據(jù)存儲(chǔ)單元,采用了無處理器的體系結(jié)構(gòu),實(shí)現(xiàn)了對多通道輸入信號(hào)的并行處理和高速存儲(chǔ)傳輸。
   在數(shù)字系統(tǒng)的設(shè)計(jì)中,充分利用了FPGA的邏輯宏單元、存儲(chǔ)器塊、數(shù)字鎖相環(huán)等資源,實(shí)現(xiàn)了不同通道數(shù)應(yīng)用場合下最高采集時(shí)鐘和存儲(chǔ)深度的優(yōu)化配置,并支持多種觸發(fā)模式。本文充分運(yùn)用“分相多路數(shù)字化技術(shù)”,采用4片AD9288進(jìn)行分相并行采集,因此該模塊的電路設(shè)計(jì)等同實(shí)現(xiàn)了雙通道400SPS采樣率、四通道200MSPS采樣率等系列高速數(shù)據(jù)采

3、集VXI模塊的電路設(shè)計(jì),使模塊的應(yīng)用更加靈活。
   為保證模塊尺寸能夠同時(shí)容納8個(gè)通道的信號(hào)調(diào)理電路,采用了高度集成的模擬芯片來替代分立元件,這樣大大減少了元件數(shù)量,節(jié)省了PCB空間,減少了電源種類。設(shè)計(jì)了具有無源衰減、阻抗匹配、偏置電壓補(bǔ)償、放大驅(qū)動(dòng)功能的模擬前端信號(hào)調(diào)理電路,確保了總體測試精度。
   文中詳細(xì)地討論了觸發(fā)電路、A/D轉(zhuǎn)換電路及數(shù)據(jù)存儲(chǔ)和傳輸電路的設(shè)計(jì);使用CycloneⅡ系列FPGA進(jìn)行了模塊的數(shù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論