版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著信息化的快速發(fā)展和社會(huì)需求的不斷增加,光纖通信網(wǎng)絡(luò)已成為一個(gè)國(guó)家通信網(wǎng)絡(luò)的骨干網(wǎng)絡(luò),成為一個(gè)國(guó)家信息產(chǎn)業(yè)發(fā)展的基礎(chǔ)。目前,光纖通信技術(shù)中,10Gb/s傳輸系統(tǒng)已大批量裝備網(wǎng)絡(luò),許多電信公司開始向40Gb/s速率的水平發(fā)展,SDH(Synchronous Digital Hierarchy)64/192正走向?qū)嵱没?。因此,加緊研制光纖通信設(shè)備,尤其盡早研究具有國(guó)內(nèi)自主知識(shí)產(chǎn)權(quán)的相關(guān)集成電路具有十分重要的意義。 光接收機(jī)時(shí)鐘恢復(fù)
2、電路是光纖通信中不可或缺的關(guān)鍵電路,而預(yù)處理單元?jiǎng)t是時(shí)鐘恢復(fù)電路的重要模塊。論文從通信系統(tǒng)基本概念著手,分析討論了時(shí)鐘恢復(fù)電路的基本原理以及幾種常見(jiàn)時(shí)鐘恢復(fù)電路的系統(tǒng)構(gòu)成,由此可以看到時(shí)鐘恢復(fù)芯片的預(yù)處理模塊的重要性和必要性。接下來(lái)給出了時(shí)鐘恢復(fù)芯片預(yù)處理模塊的組成,對(duì)各個(gè)組成電路逐個(gè)作了分析,給出了實(shí)際的預(yù)處理單元電路并對(duì)電路的結(jié)構(gòu)、組成元件的選擇作了較為詳細(xì)的討論,最終使用EDA軟件ADS(Agilent公司ADVANCED DES
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 155Mb-s光纖通信系統(tǒng)的時(shí)鐘恢復(fù)電路中鎖相環(huán)電路的設(shè)計(jì).pdf
- 光纖通信用10Gb-s時(shí)鐘與數(shù)據(jù)恢復(fù)電路.pdf
- 2.5gbs光纖通信系統(tǒng)的時(shí)鐘與數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 應(yīng)用于光纖通訊系統(tǒng)CMOS時(shí)鐘和數(shù)據(jù)恢復(fù)電路的設(shè)計(jì).pdf
- 突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)電路關(guān)鍵模塊的設(shè)計(jì).pdf
- 10Gb-s CMOS時(shí)鐘恢復(fù)電路.pdf
- RFID鎖相時(shí)鐘恢復(fù)電路的設(shè)計(jì).pdf
- 40Gb-s SerDes系統(tǒng)的時(shí)鐘數(shù)據(jù)恢復(fù)電路優(yōu)化設(shè)計(jì).pdf
- 高速SerDes系統(tǒng)的時(shí)鐘恢復(fù)電路設(shè)計(jì)研究.pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 超高速時(shí)鐘恢復(fù)電路設(shè)計(jì).pdf
- 高速時(shí)鐘恢復(fù)電路的ASIC研究與設(shè)計(jì).pdf
- 基于PLL的時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 超寬帶通信用時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究.pdf
- 40Gb-s半速率時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 用于100MHz PHY的CMOS集成時(shí)鐘恢復(fù)電路設(shè)計(jì).pdf
- 10Gb-s CMOS時(shí)鐘和數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 高性能時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多通道高速時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 超高速單片時(shí)鐘恢復(fù)電路.pdf
評(píng)論
0/150
提交評(píng)論