2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩85頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、由于在電子測量中頻率信號抗干擾能力強,測量精度高,因而測頻儀在實際應用中越來越廣泛。針對大型系統(tǒng)中多通道、并行、大范圍、動態(tài)頻率信號的測量,提出了基于USB的并行多通道頻率測試儀的設計,該測試儀主要由下面幾部分組成:含USB接口的CPU模塊、核心計數(shù)模塊、信號調理模塊、鍵盤和顯示模塊、以及配套的軟件等。 論文首先介紹了對頻率測量方法的研究,隨后介紹頻率測試儀硬件設計的實現(xiàn),并分章詳細說明了CPU固件程序的開發(fā),以及FPGA核心測

2、量模塊的設計,最后經(jīng)過軟硬件的聯(lián)合調試驗證了頻率測試儀的可行性。 作者主要工作有如下幾個方面: 1.結合經(jīng)典頻率測量方法--電子計數(shù)器測頻法和電子計數(shù)器測周法的優(yōu)點,給出了一種實現(xiàn)并行、多通道頻率信號的測試方法--頻率綜合測量法。它具有測試范圍寬、占用硬件中斷資源少、通道容易擴充等優(yōu)點,可滿足過渡過程寬幅變化的頻率信號的測試。 2。在綜合測量方法的基礎上,提出了基于LJSB總線技術的并行多通道頻率測試儀的設計方案

3、。此測試儀可實現(xiàn)程控和本地測試控制兩種控制方式。具有很強的實用性。 3.本文進一步給出了基于USB總線技術的并行多通道頻率測試儀的具體的硬件設計,包括CPU板的硬件實現(xiàn)、鍵盤和顯示模塊電路原理、信號調理電路的設計等,使測試儀變的更加智能、小巧。 4.應用FPGA的設計,可縮短開發(fā)時間,提高集成度。設計中應用EDA技術,以Verilog HDL為設計語言,以FPGA為載體,應用頻率綜合測量方法原理,完成核心測量模塊的設計,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論