基于IP復(fù)用技術(shù)的USB-AHB橋的設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩72頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、本文闡述了基于IP技術(shù)的USB-AHB橋的設(shè)計與實現(xiàn),該橋是一款802.11B芯片中的子模塊,該橋用于802.11B芯片系統(tǒng)中,使芯片基于該橋與USB主機進行通信。 論文首先研究了USB協(xié)議,介紹了USB的整體邏輯結(jié)構(gòu),系統(tǒng)模型,USB的電氣特性。并著重闡述了USB數(shù)據(jù)通信協(xié)議,包括USB數(shù)據(jù)通信單元、數(shù)據(jù)傳輸類型、USB數(shù)據(jù)流模型等。其次,論文中介紹了USB-AHB橋設(shè)計原理,對USB設(shè)備控制器的協(xié)議數(shù)據(jù)翻譯、總線上事件檢測、

2、USB事務(wù)傳輸控制等進行了功能分析。在此基礎(chǔ)上完成了USB-AHB橋的結(jié)構(gòu)設(shè)計,建立了一種易于實現(xiàn)和理解的USB結(jié)構(gòu)框架,并對各個模塊的功能和實現(xiàn)方法做了闡述。最后,采用VerilogHDL完成USB-AHB橋的寄存器(RTL)級的實現(xiàn),搭建測試環(huán)境,在ModelsimSE中完成前仿真。選用Xilinx公司的ISE6.3完成布局布線,采用Xilinx公司的IntegratorSystem開發(fā)板(FPGA芯片為Virtex系列的Xcv20

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論