版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本論文的研究方向是低功耗數(shù)?;旌霞杉夹g(shù)。本文不僅對該技術(shù)的基礎(chǔ)理論進(jìn)行了分析和研究,還應(yīng)用到了三個設(shè)計實(shí)例中:離散型ΣΔ模數(shù)轉(zhuǎn)換器,連續(xù)型ΣΔ調(diào)制器,現(xiàn)場可編程混合信號陣列。
集成電路設(shè)計發(fā)展到今天,低功耗和系統(tǒng)集成成為了兩大研發(fā)主題。綠色電子的概念、便攜式產(chǎn)品的普及與能源的日益緊缺使得低功耗成為設(shè)計的最重要目標(biāo);而將模擬信號處理電路與數(shù)字信號處理系統(tǒng)集成起來可以有效減小芯片面積、增強(qiáng)單片功能、提高芯片速度并降低芯片成本。在
2、這樣的背景下,本論文深入研究了低功耗數(shù)?;旌显O(shè)計的各種方法,并進(jìn)行了翔實(shí)的理論分析。
∑△模數(shù)轉(zhuǎn)換器(ADC)包括模擬調(diào)制器與數(shù)字濾波器,是一種典型的數(shù)?;旌舷到y(tǒng)。高質(zhì)量音頻與高精度電表等應(yīng)用需要帶寬100kHz左右、分辨率16位上下的ADC。本文針對該指標(biāo)設(shè)計了一款離散型ΣΔADC,采用一級兩階結(jié)構(gòu)、單位量化方式,在第一級放大器中應(yīng)用了斬波穩(wěn)零技術(shù)以降低閃爍噪聲與失配對調(diào)制器的影響,在放大器輸入級設(shè)計中采用亞閾值設(shè)計技術(shù)提高
3、了相同功耗下的放大器增益和帶寬。測試結(jié)果表明該ADC模擬部分功耗9.8mW,數(shù)字部分功耗5.7mW,動態(tài)范圍92dB,達(dá)到了國際水平。
已經(jīng)廣泛應(yīng)用的3G無線通信系統(tǒng)、具有多模特性的手機(jī)收發(fā)器與多種通信標(biāo)準(zhǔn)需要更高的ADC帶寬,傳統(tǒng)的離散型ΣΔ調(diào)制器已無法滿足要求。連續(xù)型ΣΔ調(diào)制器在1MHz以上帶寬應(yīng)用中比離散型具有更低功耗、更高帶寬和更省面積的三大優(yōu)點(diǎn),然而其缺陷同樣顯著:時鐘抖動敏感,工藝偏差影響大和環(huán)路延時要求嚴(yán)格,從而
4、應(yīng)用受到限制。本論文針對其缺點(diǎn),提出了一種創(chuàng)新的時鐘抖動與工藝偏差的聯(lián)合矯正技術(shù),大大提高了連續(xù)型調(diào)制器抗抖動和工藝偏差的能力。仿真結(jié)果表明,一款三階連續(xù)型調(diào)制器的矯正后信噪比提高了30dB以上,其系數(shù)偏差在工藝誤差為±30%的情況下調(diào)整到了±2.8%以內(nèi)。
當(dāng)前數(shù)據(jù)處理的主流方法是以數(shù)字方式處理,其實(shí)現(xiàn)方式包括DSP和FPGA,因而在處理模擬信號的時候,需要用ADC作為輸入接口與DAC作為輸出接口,不僅增加了設(shè)計的復(fù)雜性,還
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗數(shù)模混合信號轉(zhuǎn)換芯片研究與設(shè)計.pdf
- 數(shù)?;旌霞呻娐吩O(shè)計技術(shù)研究.pdf
- 射頻接收集成前端低功耗技術(shù)研究.pdf
- 數(shù)?;旌霞呻娐分蠩SD的特性研究與設(shè)計.pdf
- FPGA的低功耗設(shè)計技術(shù)研究.pdf
- emWiFi低功耗技術(shù)研究與應(yīng)用.pdf
- FPGA低功耗設(shè)計相關(guān)技術(shù)研究.pdf
- 低功耗SoC設(shè)計關(guān)鍵技術(shù)研究.pdf
- VLSI低功耗高層綜合設(shè)計技術(shù)研究.pdf
- 低功耗SRAM電路的設(shè)計技術(shù)研究.pdf
- 集成電路功耗估計及低功耗設(shè)計.pdf
- SOC設(shè)計方法學(xué)與低功耗設(shè)計技術(shù)研究.pdf
- 低功耗SAR ADC技術(shù)研究.pdf
- VLSI低功耗可測性設(shè)計技術(shù)研究.pdf
- 低電壓低功耗數(shù)字集成電路技術(shù)研究.pdf
- 低功耗有機(jī)光伏技術(shù)研究
- 低功耗有機(jī)光伏技術(shù)研究.pdf
- 高速低功耗CMOS數(shù)模轉(zhuǎn)換器設(shè)計.pdf
- DSP低功耗設(shè)計技術(shù).pdf
- 滿足面積約束的低功耗掃描設(shè)計技術(shù)研究.pdf
評論
0/150
提交評論