2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩103頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著大規(guī)模集成電路的快速發(fā)展,語音通信設(shè)備尤其是語音壓縮設(shè)備有了廣泛的應(yīng)用和發(fā)展。目前,大多數(shù)語音壓縮芯片都以DSP為基礎(chǔ),由軟件編程實現(xiàn)。本文提出了一種ASIC實現(xiàn)方式的語音壓縮芯片設(shè)計方法。相對于DSP為基礎(chǔ)的設(shè)計,ASIC設(shè)計有速度快,成本低,實現(xiàn)容易的特點。
   本設(shè)計是在ITU-T G.726建議的基礎(chǔ)上,以硬件的方式實現(xiàn)了ADPCM語音信號的編解碼過程??梢詫崿F(xiàn)64kb/s,32kb/s,24kb/s和16kb/s

2、的ADPCM編解碼。但只有64kb/s和32kb/s的傳輸速率才能滿足一般的長途電話質(zhì)量,所以目前ADPCM編解碼設(shè)備主要以64kb/s和32kb/s兩種速率為主。
   本文對ADPCM編解碼系統(tǒng)的構(gòu)成和算法原理做了仔細分析與研究,并在此基礎(chǔ)上采用自頂向下的數(shù)字系統(tǒng)設(shè)計方法,利用Verilog硬件描述語言實現(xiàn)了硬件的設(shè)計。系統(tǒng)中采用了三個通用運算單元:高速加法器,乘法器和桶形移位寄存器,來完成算法中需要的大量運算,并對其結(jié)構(gòu)進

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論