版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著SoC(System on Chip)系統(tǒng)設(shè)計(jì)復(fù)雜度的不斷提高,設(shè)計(jì)前期在系統(tǒng)級(jí)別進(jìn)行軟硬件劃分對(duì)SoC 各方面性能的影響日趨增加,迫切需要高效快速性能分析和驗(yàn)證方法學(xué)。SoC 是軟硬件混和的系統(tǒng),需要對(duì)其進(jìn)行軟硬件協(xié)同仿真和驗(yàn)證,目前RTL 級(jí)別的設(shè)計(jì)方法中軟硬件協(xié)同仿真在整個(gè)設(shè)計(jì)周期的中后期才開始進(jìn)行,不利于盡早發(fā)現(xiàn)設(shè)計(jì)中的瓶頸。先進(jìn)的視頻解碼SoC 系統(tǒng)需要在設(shè)計(jì)前期在系統(tǒng)級(jí)別進(jìn)行軟硬件規(guī)劃,同時(shí)在迫切需要高效的性能分析和驗(yàn)證
2、方法平臺(tái)對(duì)算法從架構(gòu)層次上優(yōu)化性能。 本文將先進(jìn)的電子系統(tǒng)級(jí)設(shè)計(jì)方法學(xué)(Electronic System LevelDesign Methodology,ESL)引入SoC 視頻解碼系統(tǒng)的設(shè)計(jì)中,在ARM的ESL 設(shè)計(jì)平臺(tái)SoC Designer 上分析了AVS 視頻解碼系統(tǒng)的算法瓶頸,確定了軟硬劃分的方案。仔細(xì)分析和研究了AVS 視頻解碼器中幀內(nèi)預(yù)測(cè)算法,采用可重構(gòu)的設(shè)計(jì)方法對(duì)幀內(nèi)預(yù)測(cè)算法提出了合理的硬件加速結(jié)構(gòu),在此基礎(chǔ)上
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- AVS解碼器幀內(nèi)預(yù)測(cè)和環(huán)路濾波器硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- h.264解碼器幀內(nèi)預(yù)測(cè)的硬件設(shè)計(jì)與實(shí)現(xiàn)
- AVS解碼器幀內(nèi)預(yù)測(cè)和去塊濾波的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的AVS解碼器幀內(nèi)預(yù)測(cè)和環(huán)路濾波的研究與設(shè)計(jì).pdf
- AVS幀內(nèi)預(yù)測(cè)解碼算法的硬件化設(shè)計(jì)與驗(yàn)證.pdf
- h.264幀內(nèi)預(yù)測(cè)解碼器的優(yōu)化與硬件實(shí)現(xiàn)
- AVS解碼幀內(nèi)亮度預(yù)測(cè)IP模塊的硬件化設(shè)計(jì).pdf
- AVS解碼器中運(yùn)動(dòng)矢量預(yù)測(cè)的硬件實(shí)現(xiàn).pdf
- AVS全I(xiàn)幀解碼器基于SystemC的實(shí)現(xiàn).pdf
- h.264及avs解碼中幀內(nèi)預(yù)測(cè)的硬件設(shè)計(jì)和asic實(shí)現(xiàn)
- 基于軟硬件協(xié)同的AVS音頻解碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS硬件解碼器中運(yùn)動(dòng)補(bǔ)償部分的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于h.264的幀內(nèi)預(yù)測(cè)解碼器ip核的設(shè)計(jì)
- 基于esl方法的avs和h.264通用解碼器的軟硬件協(xié)同設(shè)計(jì)
- AVS高清視頻解碼器優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的JPEG硬件解碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于AVS標(biāo)準(zhǔn)的IPTV視頻解碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS視頻解碼器的軟硬件協(xié)同設(shè)計(jì)研究.pdf
- AVS視頻編碼中幀內(nèi)預(yù)測(cè)模塊的硬件實(shí)現(xiàn).pdf
- AVS視頻解碼器可變長(zhǎng)解碼和反量化反變換模塊硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論