已閱讀1頁(yè),還剩63頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、該篇論文以64位RISC微處理器為對(duì)象,詳細(xì)的闡述了在64位RISC CPU中指令的獲取流程和ASIC設(shè)計(jì)流程.該論文闡述了RISC技術(shù)的技術(shù)特點(diǎn)和64位RISC CPU的5級(jí)流水線結(jié)構(gòu)和功能.詳細(xì)的闡述了64位Vega CPU的特點(diǎn),闡述了EDA技術(shù)和ASIC設(shè)計(jì)的主要流程,闡述了Vega CPU流水線結(jié)構(gòu)、流水線操作、流水線暫停和異常處理,虛擬指令地址的結(jié)構(gòu)和產(chǎn)生,MMU結(jié)構(gòu),包括指令TLB結(jié)構(gòu)和虛擬指令地址向物理指令地址的生成流程
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 64位RISC CPU的cache設(shè)計(jì).pdf
- 八位RISC-CPU設(shè)計(jì)和實(shí)現(xiàn).pdf
- 嵌入式RISC處理器中指令流水單元的設(shè)計(jì).pdf
- 32位RISC CPU運(yùn)算模塊的設(shè)計(jì)及可測(cè)性設(shè)計(jì).pdf
- 64位RISC處理器的結(jié)構(gòu)設(shè)計(jì)及仿真.pdf
- 基于MIPS64指令子集的RISC處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于mips64指令子集的risc處理器的設(shè)計(jì)與實(shí)現(xiàn)
- 64位RISC微處理器的低功耗設(shè)計(jì)和后端設(shè)計(jì).pdf
- 基于Encounter的RISC_CPU后端設(shè)計(jì)研究.pdf
- 基于三級(jí)流水RISC CPU的Cache的設(shè)計(jì).pdf
- 畢業(yè)論文---基于risc的模型cpu core設(shè)計(jì)
- 雷雨中指令類(lèi)言語(yǔ)行為的轉(zhuǎn)喻研究
- RISC處理器指令Cache設(shè)計(jì)及其優(yōu)化.pdf
- 簡(jiǎn)指令微處理器(RISC)的全流程設(shè)計(jì).pdf
- RISC8位MCU的設(shè)計(jì)研究.pdf
- 8倍RISC構(gòu)架CPU集成電路的設(shè)計(jì)與研究.pdf
- 《雷雨》中指令類(lèi)言語(yǔ)行為的轉(zhuǎn)喻研究_29287.pdf
- 16位精簡(jiǎn)指令cpu設(shè)計(jì)—計(jì)算機(jī)組成原理課程設(shè)計(jì)
- 基于ARMv4指令集的32位RISC微控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 8位RISC MCU軟核的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論