2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩63頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、ΣΔADC是在最近幾年逐漸興起的一種模數(shù)轉(zhuǎn)換器,其通過提高采樣頻率來提高轉(zhuǎn)換精度的方法適應(yīng)現(xiàn)在集成電路高速、高集成度的發(fā)展趨勢,在高精度模數(shù)轉(zhuǎn)換領(lǐng)域有著很高的優(yōu)勢。而數(shù)字濾波器是ΣΔADC中面積最大的模塊,一般占用ΣΔADC整體80%以上的面積,如何在實(shí)際需求下降低其面積從而減少成本就很有意義去研究。
   本文深入分析了ΣΔADC原理及噪聲來源,特別分析了ΣΔADC中濾波器的構(gòu)成,提出了單級梳狀濾波器的結(jié)構(gòu),大大減小了濾波器的

2、面積;更大地提高了采樣頻率及調(diào)制器階數(shù),使得系統(tǒng)精度得以保持;而針對單級梳狀濾波器的帶內(nèi)衰減嚴(yán)重的問題,提出可變降采樣率的結(jié)構(gòu),對不同的輸入頻率區(qū)別對待。
   本文通過Matlab建模仿真,驗(yàn)證了這一結(jié)構(gòu)的合理性,當(dāng)輸入頻率在通帶頻率的一半左右的時候,系統(tǒng)的信噪比沒有明顯降低,當(dāng)輸入頻率靠近頻帶邊緣的極限狀態(tài)時,調(diào)整降采樣率,精度僅下降1.5bit左右;最后,通過ASIC流程,對濾波器代碼綜合,布局布線,在0.25μm工藝下,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論