合并單元網(wǎng)絡(luò)時鐘同步方案的研究.pdf_第1頁
已閱讀1頁,還剩62頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、IEC 61850國際標(biāo)準(zhǔn)的建立,為變電站自動化和電力系統(tǒng)信息化提供了全面的建設(shè)規(guī)范。作為自動化變電站系統(tǒng)中的重要裝置,符合IEC 61850標(biāo)準(zhǔn)的合并單元的設(shè)計與開發(fā)成為人們關(guān)注的焦點。能否實現(xiàn)高精度的時鐘同步,是衡量合并單元功能好壞的重要指標(biāo)。IEEE 1588精密時鐘同步協(xié)議在合并單元時鐘同步系統(tǒng)中的應(yīng)用,是今后建設(shè)符合IEC 61850標(biāo)準(zhǔn)的數(shù)字化變電站的一個重要研究方向。
   本文首先簡要介紹了IEC 61850標(biāo)準(zhǔn)

2、及其對合并單元時鐘同步精度的要求,分析比較了當(dāng)前電力系統(tǒng)中合并單元實現(xiàn)時鐘同步的各種方式,確定了將IEEE 1588網(wǎng)絡(luò)時鐘同步協(xié)議應(yīng)用在合并單元時鐘同步系統(tǒng)中的基本思路。并以此為基礎(chǔ)提出了“Altera SOPC+DP83640物理層芯片”的測試平臺實現(xiàn)方案,完成了測試平臺的原理電路設(shè)計,PCB設(shè)計和調(diào)試工作。在QuartusII環(huán)境下完成了邏輯配置和MAC軟核的改造工作,編制了相應(yīng)的Nios II發(fā)送IEEE 1588協(xié)議報文的測試

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論