2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩140頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、大亞灣(Daya Bay)反應(yīng)堆中微子振蕩實(shí)驗(yàn)是中美科學(xué)家合作的大型物理實(shí)驗(yàn)項(xiàng)目,旨在尋找并精確測(cè)量中微子的立體角θ13。實(shí)驗(yàn)本底主要來(lái)自于宇宙射線。大亞灣實(shí)驗(yàn)系統(tǒng)采用水契倫克夫探測(cè)器和RPC探測(cè)器實(shí)現(xiàn)宇宙線本底排除。本文主要介紹的是由前端電子學(xué)板(Front-End-Card,F(xiàn)EC),VME讀出插件(ReadOut Module,ROM)和上位機(jī)組成的RPC探測(cè)器電子學(xué)系統(tǒng)讀出部分的設(shè)計(jì)、實(shí)現(xiàn)以及測(cè)試結(jié)果的分析和總結(jié)。其中第一部分重

2、點(diǎn)從系統(tǒng)精度要求出發(fā),介紹基于FPGA的前端讀出板FEC的設(shè)計(jì)和測(cè)試工作,包括該電子學(xué)板的硬件結(jié)構(gòu)以及FPGA內(nèi)部邏輯的實(shí)現(xiàn)。第二部分重點(diǎn)介紹VME平臺(tái)上數(shù)據(jù)讀出插件(ROM)的設(shè)計(jì)和部分已經(jīng)完成的測(cè)試工作,包括該插件的功能性指標(biāo),VME接口邏輯以及自檢功能的實(shí)現(xiàn)。
   RPC探測(cè)器的每個(gè)模塊由4層每層排布8個(gè)感應(yīng)條的RPC構(gòu)成。每個(gè)RPC模塊產(chǎn)生的模擬信號(hào)通過(guò)32個(gè)感應(yīng)條由前端電子學(xué)板(FEC)讀出。FEC將32道信號(hào)進(jìn)行

3、甄別轉(zhuǎn)換成數(shù)字信號(hào)并在數(shù)據(jù)中加上時(shí)間標(biāo)記,然后按照本地觸發(fā)邏輯給出相應(yīng)的觸發(fā)信號(hào)。觸發(fā)信號(hào)經(jīng)過(guò)觸發(fā)插件(RPC Trigger Module,RTM)處理后被送回FEC以決定是否保留并傳輸該事例的數(shù)據(jù)。被傳輸?shù)臄?shù)據(jù)經(jīng)過(guò)讀出插件(ROM)通過(guò)VME總線傳輸給數(shù)據(jù)獲取系統(tǒng)(DAQ)作進(jìn)一步處理。觸發(fā)信號(hào)和數(shù)據(jù)的長(zhǎng)距離傳輸由讀出傳輸插件(ReadOut Transceiver,ROT)通過(guò)光纖完成。
   在大亞灣實(shí)驗(yàn)中,由于RPC

4、探測(cè)器模塊的感應(yīng)條尺寸較大,所以當(dāng)Muon粒子擊中感應(yīng)條后所產(chǎn)生的脈沖信號(hào)幅度較小。根據(jù)大亞灣實(shí)驗(yàn)的總體精度指標(biāo)要求估算,要求前端電子學(xué)板具有甄別30mV以上探測(cè)器信號(hào)的能力。也就是說(shuō),前端電子學(xué)板FEC必須具有30mV的甄別閾設(shè)置能力,且總體噪聲指標(biāo)不超過(guò)甄別閾設(shè)置值。在40MHz的系統(tǒng)時(shí)鐘頻率中,不間斷,無(wú)遺漏地讀出32通道的信號(hào)并判斷是否符合觸發(fā)要求。經(jīng)過(guò)觸發(fā)上報(bào)與回傳處理后,高速無(wú)丟失地將符合觸發(fā)要求的數(shù)據(jù)以串行格式回傳給系統(tǒng)讀

5、出傳輸插件(ROT)。
   大亞灣實(shí)驗(yàn)RPC電子學(xué)系統(tǒng)中,每個(gè)讀出傳輸插件ROT負(fù)責(zé)收集最多15塊互相獨(dú)立的FEC送來(lái)的本地觸發(fā)和串行數(shù)據(jù)等信息,并按照順序處理這些信息,之后經(jīng)由光纖傳輸給VME讀出插件ROM。根據(jù)大亞灣實(shí)驗(yàn)不同實(shí)驗(yàn)大廳的安排,每個(gè)VME讀出插件需要處理最多6個(gè)讀出傳輸插件暨90塊FEC并發(fā)上傳的串行數(shù)據(jù)流。通過(guò)對(duì)這些數(shù)據(jù)的緩沖、重新整理并添加絕對(duì)時(shí)間標(biāo)記,最后通過(guò)VME接口傳輸至VME總線上供上級(jí)系統(tǒng)記錄。為

6、同時(shí)緩沖處理這樣規(guī)模的數(shù)據(jù)并保證整個(gè)過(guò)程中不丟失任何數(shù)據(jù),VME讀出插件ROM必須具備充足的數(shù)據(jù)緩沖區(qū)、嚴(yán)謹(jǐn)?shù)臅r(shí)序邏輯。此外,讀出插件還負(fù)責(zé)對(duì)FEC上的FPGA進(jìn)行配置、為FEC和ROT提供系統(tǒng)時(shí)鐘等任務(wù)。
   鑒于以上技術(shù)指標(biāo)要求,本文通過(guò)對(duì)硬件和FPGA邏輯兩方面的介紹,闡述了在電子學(xué)設(shè)計(jì)中所采取的設(shè)計(jì)方案和一系列措施。通過(guò)一系列的實(shí)驗(yàn)事實(shí)模擬并測(cè)試了FEC和VME在一些外加人為干擾情況下的工作能力,從而驗(yàn)證設(shè)計(jì)的可靠性和

7、穩(wěn)定性。
   由于大亞灣實(shí)驗(yàn)與筆者參與過(guò)的北京正負(fù)電子對(duì)撞機(jī)譜儀升級(jí)改造工程BESⅢ(以下簡(jiǎn)稱BESⅡ?qū)嶒?yàn))中所使用的RPC探測(cè)器模塊原理和信號(hào)輸出有著一定的相似性,并希望借鑒BESⅢ中一些成功的設(shè)計(jì)經(jīng)驗(yàn),所以在前端板和VME數(shù)據(jù)讀出插件的一部分設(shè)計(jì)方面,都是對(duì)BESⅢ相關(guān)設(shè)計(jì)的改進(jìn)和優(yōu)化而來(lái)的(在相關(guān)章節(jié)有詳細(xì)介紹說(shuō)明),縱觀兩個(gè)實(shí)驗(yàn)項(xiàng)目的電子學(xué)設(shè)計(jì)特點(diǎn),可以得到以下幾點(diǎn)差異:
   1.大亞灣實(shí)驗(yàn)對(duì)于精度的要求更加

8、高,要求電子學(xué)系統(tǒng)有高的信號(hào)甄別精度和低的噪聲水平;
   2.大亞灣實(shí)驗(yàn)中,RPC探測(cè)器是以模塊進(jìn)行組織的,每個(gè)模塊有4層探測(cè)器,而B(niǎo)ESⅢ實(shí)驗(yàn)中的探測(cè)器是以板為單位組織的。大亞灣實(shí)驗(yàn)的RPC探測(cè)器模塊化組織方式也決定了本地觸發(fā)讀出方式的采用,因?yàn)橥ㄟ^(guò)本地觸發(fā)方式可以有效地降低系統(tǒng)的噪聲;
   3.大亞灣實(shí)驗(yàn)的電子學(xué)系統(tǒng)結(jié)構(gòu)設(shè)計(jì)與BESⅡ存在根本性的差異,為了減少系統(tǒng)的地線回路,采用的是星形的連接方式,并采用了光纖數(shù)

9、據(jù)傳輸。
   4.大亞灣實(shí)驗(yàn)采用了時(shí)間標(biāo)記的數(shù)據(jù)對(duì)齊方式。
   根據(jù)以上的差異和不同,在充分參考BESⅢ實(shí)驗(yàn)設(shè)計(jì)的經(jīng)驗(yàn)的基礎(chǔ)上,本論文對(duì)大亞灣實(shí)驗(yàn)的系統(tǒng)設(shè)計(jì)、前端板設(shè)計(jì)和VME數(shù)據(jù)讀出插件設(shè)計(jì)將圍繞著大亞灣實(shí)驗(yàn)對(duì)于精度和噪聲水平的要求進(jìn)行了介紹。
   本論文設(shè)計(jì)有如下幾個(gè)特點(diǎn):
   1.系統(tǒng)采用了星形的連接方式,并在前端和遠(yuǎn)端儀器之間采用了光纖傳輸隔離地線,從而避免了地線回路上產(chǎn)生的干擾和噪聲;并

10、通過(guò)細(xì)致的地線設(shè)計(jì),使前端板FEC具有較好的抗干擾性能以及較低的電子學(xué)噪聲;
   2.系統(tǒng)中首次采用了本地觸發(fā)local-trigger與系統(tǒng)觸發(fā)相結(jié)合的讀出方式,實(shí)現(xiàn)了穿過(guò)相鄰探測(cè)器模塊之間的粒子的事例讀出;
   3.通過(guò)選用12Bit的DAC芯片和高精度電阻網(wǎng)絡(luò)設(shè)計(jì),使得前端板FEC具有高的甄別閾設(shè)置靈敏度和一致性;并基于這樣的甄別閾設(shè)置機(jī)制,通過(guò)邏輯的功能設(shè)計(jì)實(shí)現(xiàn)了不需要模擬開(kāi)關(guān)的自檢功能和對(duì)比較器的檢查功能;

11、
   4.利用添加在每次擊中事例中的絕對(duì)時(shí)間標(biāo)記,用來(lái)對(duì)齊不同探測(cè)器系統(tǒng)之間的數(shù)據(jù);
   5.采用了比較新的FPGA芯片實(shí)現(xiàn)了大量數(shù)據(jù)的緩沖功能,保證在非正常情況下仍能保持?jǐn)?shù)據(jù)讀出。
   其中,RPC探測(cè)器讀出電子學(xué)系統(tǒng)的星形系統(tǒng)連接方式和本地觸發(fā)讀出設(shè)計(jì)和實(shí)現(xiàn)在國(guó)內(nèi)尚未見(jiàn)報(bào)道。
   目前,本系統(tǒng)用于大亞灣實(shí)驗(yàn)廳的前端電子學(xué)板FEC已經(jīng)完成了工程化生產(chǎn)和檢測(cè)工作,讀出插件也已經(jīng)完成了首個(gè)原型板的部

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論