2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著通信技術(shù)的發(fā)展,現(xiàn)代通信偵察系統(tǒng)不僅要求具有寬輸入帶寬、高靈敏度和分辨率、大動態(tài)范圍和處理同時到達多個信號的能力,還必須能適應(yīng)現(xiàn)代高密集的信號環(huán)境,對接收到的大量信息必須實時或準(zhǔn)實時地進行處理。因此,開展寬帶接收研究具有重要的現(xiàn)實意義。
   本文主要研究了數(shù)字信道化接收的高效結(jié)構(gòu),并根據(jù)實際工程需求,對數(shù)字信道化接收的FPGA實現(xiàn)進行了相關(guān)技術(shù)研究。首先,基于寬帶數(shù)字接收機的基礎(chǔ)理論,深入研究推導(dǎo)了基于多相DFT的數(shù)字信道

2、化接收的高效結(jié)構(gòu),并針對信道化過程中出現(xiàn)的存在盲區(qū)、信道模糊、跨信道問題,研究了相應(yīng)的解決方法。另外,研究了數(shù)字信道化FPGA實現(xiàn)的相關(guān)技術(shù):正交數(shù)字下變頻技術(shù)、濾波技術(shù)等,其中對數(shù)字FIR濾波器的FPGA實現(xiàn)進行深入研究,分析了不同F(xiàn)IR濾波器的FPGA實現(xiàn)結(jié)構(gòu),在正交下變頻模塊中選擇了基于乘累加的時鐘選擇運算法FIR濾波器結(jié)構(gòu),該結(jié)構(gòu)在降低乘法器工作速率的同時降低了數(shù)據(jù)的運算量,在數(shù)字信道化模塊的多相濾波中,從復(fù)雜度考慮,選擇了直接

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論