2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、FFT處理器在語音識別、圖像處理和頻譜分析等有著廣泛的應用,在OFDM系統(tǒng)中各子載波的調制解調采用一個實時的快速傅里葉變換FFT處理器來實現,在OFDM系統(tǒng)中數據傳輸的速率一般是在6Mbps到155Mbps之間,在速度上對FFT處理器提出了很高的要求。隨著集成電路制造水平的不斷進步,自主研發(fā)的高性能FFT處理器成為可能,根據項目要求,對專用FFT實現方法進行研究,通過選用不同硬件結構,在綜合考慮硬件特性和滿足系統(tǒng)設計要求的前提下,采用A

2、SIC設計方法學進行設計,設計自由度大,也能夠很好地符合SOC片上系統(tǒng)的設計要求。 論文采用自頂向下的設計方法設計了1024點的浮點數傅里葉變換FFT處理器,在RTL級給出了完整的設計描述,編寫測試平臺對于每個模塊都進行了前仿真和時序分析,基于DC完成ASIC綜合和時序約束,在頂層完成功能驗證和隨機性測試,得到的結果和由C語言搭建的仿真模塊進行比較和對照,在Matlab中進一步驗證,最后應用于OFDM系統(tǒng)當中。 設計和驗

3、證過程中主要的創(chuàng)新點有:采用CSA進位保留加法器加速浮點數加法運算和浮點數乘法運算,蝶形運算單元采用純組合邏輯設計,綜合時認為是一條長周期路徑,占用3個時鐘周期的計算時間;各級旋轉因子表大小不同,節(jié)省ROM的存儲空間,RAM采用雙口RAM設計,可以同時讀寫,增加一個RAM完成信號,用于實現蝶形單元的迭代控制;每一個中間級采用雙狀態(tài)機加計數器對運算進行控制和讀寫地址使能的生成;建立測試平臺,對于流水線中間級測試平臺可以重用,編寫結構化Te

4、stbench實現測試模塊的可重用性;提出新的針對于FFT處理器的詳細驗證方案,編寫浮點數和實數間轉換的軟件接口,基于C語言平臺編寫FFT仿真模塊,和RTL級頂層模塊輸出的數值進行比較,并利用Matlab輸出最終波形。 最后總結論文中主要的研究進展,展望在數字信號處理領域的進一步研究方向,并基于FPGA驗證完成FFT處理器的研究與實現。設計的浮點數FFT處理器和別的FFT處理器相比具有很多優(yōu)點,輸入輸出數據的范圍得到很大的拓寬,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論