基于NiosⅡ的MIL-STD-1553B總線接口測試仿真卡.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、MIL-STD-1553B的全稱是:飛機內(nèi)部時分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線,它是美國國防部于上個世紀八十年代頒布的軍用數(shù)據(jù)總線,以其優(yōu)異的性能為航空電子系統(tǒng)提供了一個數(shù)據(jù)交換網(wǎng)絡(luò),是航空電子系統(tǒng)集成的紐帶,其通信完成的質(zhì)量直接影響航空電子系統(tǒng)設(shè)計的成敗。我國于上個世紀末引進了該數(shù)據(jù)總線標準,目前它已廣泛應(yīng)用于我國的國防建設(shè)和民航通信中。 本文力圖設(shè)計符合MIL-STD-1553B總線標準的接口測試仿真卡,為各種航空電子設(shè)備的

2、數(shù)據(jù)測試提供虛擬環(huán)境,驗證航空電子設(shè)備的運行是否正常。結(jié)合目前新型的SOPC技術(shù)和Nios II嵌入式軟核技術(shù),本文構(gòu)建了1553B總線接口測試仿真卡的底層系統(tǒng),主要實現(xiàn)1553B數(shù)據(jù)總線協(xié)議的底層通信機制,其主體功能均在一塊FPGA芯片里完成。相較于國外公司生產(chǎn)的專用總線協(xié)議處理器芯片,以及國內(nèi)大部公司分采用的FPGA+DSP的設(shè)計方案,本文的設(shè)計方法降低了成本,提高了集成度。 本文對測試仿真卡的底層系統(tǒng)的各模塊作了詳盡的介紹

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論