版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、MIL-STD-1553B是一種集中控制式、時分指令/響應型多路串行數(shù)據(jù)總線標準,它具有速率高、可靠性高等優(yōu)點,在航空電子系統(tǒng)中得到了廣泛應用,也為航空電子系統(tǒng)綜合化的發(fā)展做出了巨大貢獻。1553B總線接口電路是1553B總線系統(tǒng)的關(guān)鍵核心部分,但國內(nèi)對1553B總線接口電路專用芯片的設計生產(chǎn)技術(shù)不夠成熟,大部分為國外廠商產(chǎn)品,因此,自主研制1553B總線接口電路具有重大意義和價值。
1553B總線接口電路主要由模擬收發(fā)器、曼
2、徹斯特編解碼器、1553B協(xié)議處理器以及共享存儲器幾部分組成,可以完成BC、RT、MT三種模式下的所有功能。其中共享存儲器存儲了終端子系統(tǒng)與總線之間傳輸?shù)乃袛?shù)據(jù),這些數(shù)據(jù)都是以一定的消息格式進行傳輸,在不同模式下,共享存儲器的消息處理過程不同,因此共享存儲器的存儲管理機制不同,相應的讀寫控制邏輯也就不同。由于1553B總線應用領(lǐng)域的不斷擴大,其1Mbps的數(shù)據(jù)傳輸速率并不能滿足所有用戶的需求,因此,1553B總線接口的設計也在向高速率
3、發(fā)展。本文在詳細研究了1553B總線消息傳輸機制以及參考國外1553B協(xié)議專用芯片設計的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù),對1553B協(xié)議處理器中的存儲器管理控制系統(tǒng)進行了詳細的設計,實現(xiàn)了BC模式下數(shù)據(jù)存儲、傳輸管理以及RT模式下以單消息存儲管理模式、雙緩沖存儲管理模式、循環(huán)緩沖存儲管理模式下的數(shù)據(jù)存儲、傳輸管理,在此基礎(chǔ)上,提高存儲器吞吐率,滿足總線接口電路向高速率發(fā)展的要求。
本文從新型1553B接口電路定義的具體功能出
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 1553B總線協(xié)議控制器設計.pdf
- 基于FPGA的1553B總線接口設計.pdf
- 1553b總線控制器設計與調(diào)試
- 基于PCI總線的1553B總線接口板設計.pdf
- 高速1553B總線接口的設計及實現(xiàn).pdf
- 基于FPGA的1553B總線控制器設計.pdf
- 1553B總線控制器IP核設計研究.pdf
- 1553B總線多RT接口板的研究設計.pdf
- 1553B總線協(xié)議分析與接口卡設計.pdf
- SoC驗證平臺中1553B總線控制器設計.pdf
- 1553b總線技術(shù)概述
- 1553B總線通信系統(tǒng)研究.pdf
- 1553B總線測試系統(tǒng)的設計與實現(xiàn).pdf
- 1553B總線信號接口定義反求技術(shù)研究.pdf
- 1553B總線接口在綜合測控系統(tǒng)中的應用研究.pdf
- 1553B總線接口技術(shù)研究及FPGA實現(xiàn).pdf
- 基于FPGA的1553B總線監(jiān)測系統(tǒng)的設計.pdf
- 1553B總線系統(tǒng)的建模與仿真.pdf
- 1553B總線遠程終端建模.pdf
- 基于VxWorks的1553B總線測試系統(tǒng)設計與實現(xiàn).pdf
評論
0/150
提交評論