版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、卷積Turbo碼因其優(yōu)異的糾錯(cuò)性能越來越受人門的關(guān)注,而編碼器和譯碼器是編碼理論實(shí)際應(yīng)用的重點(diǎn)和難點(diǎn)。論文根據(jù)IEEE802.16e標(biāo)準(zhǔn),以低時(shí)延、高吞吐量、支持高時(shí)鐘頻率、參數(shù)可配置為目標(biāo),對(duì)卷積Turbo碼編碼器和譯碼器的FPGA實(shí)現(xiàn)進(jìn)行研究。
論文介紹了卷積Turbo碼編碼原理,之后采用至上而下的方法對(duì)編碼器進(jìn)行設(shè)計(jì)。序列交織器和子塊交織器是編碼器的重要組成部分,也是提高編碼器時(shí)鐘頻率的瓶頸。論文采用基于查找表的方法
2、,實(shí)現(xiàn)的交織器具有結(jié)構(gòu)簡(jiǎn)單、通用性強(qiáng)、時(shí)延小、邏輯鏈路短等優(yōu)點(diǎn)。在系統(tǒng)最高時(shí)鐘頻率得以保證的前提下,論文還對(duì)交織器的存儲(chǔ)空間進(jìn)行了合理的劃分,盡量減小內(nèi)嵌RAM的開銷。此外論文還對(duì)編碼器流程做了詳細(xì)而合理的設(shè)計(jì),以減小編碼器時(shí)延,提高吞吐量。
類似的,在譯碼器設(shè)計(jì)之前介紹了譯碼原理,詳細(xì)推導(dǎo)了MAP譯碼算法和Max-log-MAP譯碼算法,主要包括分支度量、前向狀態(tài)度量、后向狀態(tài)度量、外部信息、對(duì)數(shù)似然比的計(jì)算。
3、 分析了卷積Turbo碼譯碼器的關(guān)鍵路徑,和傳統(tǒng)Turbo碼譯碼器一樣,關(guān)鍵路徑存在于前/后向狀態(tài)度量計(jì)算單元,由加法器、求最大值邏輯鏈路、歸一化處理邏輯鏈路組成。不同的是求最大值操作對(duì)象由二個(gè)變成四個(gè),這也是CTC譯碼器的最高時(shí)鐘頻率比傳統(tǒng)Turbo碼譯碼器的最高時(shí)鐘頻率低的原因。專門設(shè)計(jì)了四個(gè)數(shù)掘求最大值邏輯鏈路,并放棄狀態(tài)度量歸一化處理操作以縮短關(guān)鍵路徑,提高系統(tǒng)最高時(shí)鐘頻率。
為了減小譯碼時(shí)延,提高吞吐量,采取
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- Turbo碼編譯碼器FPGA實(shí)現(xiàn)的研究.pdf
- 基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn).pdf
- Turbo碼編譯碼器的研究與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研發(fā).pdf
- 基于FPGA的Turbo碼編譯碼器研究.pdf
- 基于FPGA的Turbo碼編譯碼器設(shè)計(jì).pdf
- Turbo碼編譯碼器的研究與實(shí)現(xiàn).pdf
- Turbo碼編譯碼器的研究及DSP實(shí)現(xiàn).pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- Turbo碼編碼譯碼器的研究及其FPGA實(shí)現(xiàn).pdf
- 卷積Turbo碼編譯碼的DSP實(shí)現(xiàn).pdf
- Turbo碼譯碼器設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 基于DSP的Turbo碼編譯碼器的實(shí)現(xiàn).pdf
- LTE系統(tǒng)Turbo編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- TD-SCDMA系統(tǒng)中基于FPGA的Turbo碼編譯碼器的實(shí)現(xiàn).pdf
- Turbo碼編譯碼的FPGA研究.pdf
- 純整數(shù)LOG-MAP Turbo編譯碼器FPGA實(shí)現(xiàn).pdf
- Turbo碼編譯碼以及其FPGA實(shí)現(xiàn)的研究.pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論