版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、PCI(Peripheral Component Interconnect)總線是近年來(lái)出現(xiàn)的一個(gè)面向多媒體技術(shù)的優(yōu)秀總線,它憑借許多高端性能而成為PC機(jī)局部總線的首選.PCI總線接口電路的設(shè)計(jì)方法是PC機(jī)超大規(guī)模集成電路設(shè)計(jì)部門(mén)所面臨的挑戰(zhàn)性課題.該文基于國(guó)家信息產(chǎn)業(yè)部項(xiàng)目"嵌入式32位微處理器開(kāi)發(fā)及產(chǎn)業(yè)化"(項(xiàng)目編號(hào):信運(yùn)部[2001]900號(hào))和合肥工業(yè)大學(xué)微電子設(shè)計(jì)研究所承接的設(shè)計(jì)服務(wù)項(xiàng)目"PCI接口信息安全芯片開(kāi)發(fā)".論文的主
2、要工作和取得的成果如下:1.制定了從PCI內(nèi)側(cè)總線協(xié)議.內(nèi)側(cè)協(xié)議中包含了PCI總線接口三級(jí)緩存的考慮,三級(jí)緩存的設(shè)計(jì)提高了PCI總線接口的數(shù)據(jù)傳輸速度、節(jié)約了使用PCI總線的時(shí)間.2.討論了從PCI IP(Intellectual Property)核的設(shè)計(jì)方法.提出了基于多狀態(tài)機(jī)結(jié)構(gòu)的從PCI設(shè)計(jì)方法.算法級(jí)設(shè)計(jì)中還包含了異常情況下?tīng)顟B(tài)機(jī)軟著陸、三級(jí)緩存等設(shè)計(jì)技巧,這些設(shè)計(jì)技巧對(duì)其他大型接口電路的設(shè)計(jì)有直接的借鑒意義.3.討論了從PC
3、I內(nèi)側(cè)協(xié)議與符合PVCI(Peripheral Virtual Component Interface)標(biāo)準(zhǔn)外設(shè)總線的接口綜合技術(shù).提出了基于狀態(tài)機(jī)的接口封裝技術(shù).4.討論了PCI接口AD雙向總線及PCI接口讀操作時(shí)序的特性.提出了PCI AD總線再?gòu)?fù)用模型.該模型不僅可以保證功能正確,而且節(jié)約了32根管腳資源,進(jìn)而縮小了芯片面積、降低設(shè)計(jì)成本.5.討論了EPROM/EEPROM的讀寫(xiě)時(shí)序.提出了基于狀態(tài)機(jī)的參數(shù)化接口模型.該文研究的從
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- PCI IP軟核設(shè)計(jì)技術(shù)的研究.pdf
- PCI目標(biāo)接口芯片的設(shè)計(jì).pdf
- PCI總線接口芯片的設(shè)計(jì).pdf
- PCI Express端點(diǎn)IP核設(shè)計(jì).pdf
- 基于FPGA的PCI總線從接口IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 通用PCI目標(biāo)接口芯片的ASIC設(shè)計(jì).pdf
- PCI總線控制IP核的集成設(shè)計(jì).pdf
- 基于PLB的PCI接口IP核驗(yàn)證.pdf
- 基于PCI協(xié)議的芯片接口功能驗(yàn)證.pdf
- PCI Express交換器IP核的設(shè)計(jì)與研究.pdf
- 高性能北橋芯片的PCI接口電路設(shè)計(jì).pdf
- 基于PCI總線接口芯片的驗(yàn)證與測(cè)試.pdf
- 基于FPGA的PCI接口設(shè)計(jì).pdf
- PCI總線接口芯片功能驗(yàn)證方法和平臺(tái).pdf
- 基于FPGA的PCI接口的設(shè)計(jì).pdf
- PCI總線接口設(shè)計(jì)的應(yīng)用與研究.pdf
- PCI Express IP核的軟硬件協(xié)同設(shè)計(jì)與驗(yàn)證方法研究.pdf
- 基于FPGA的PCI總線接口設(shè)計(jì).pdf
- PCI局部總線的研究與接口設(shè)計(jì).pdf
- pci接口控制器的設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論