版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、信號(hào)源是各種測(cè)試和科學(xué)實(shí)驗(yàn)中必不可少的電子設(shè)備,函數(shù)信號(hào)發(fā)生器作為現(xiàn)代測(cè)試領(lǐng)域中的重要儀器之一,廣泛地應(yīng)用于通信、測(cè)控、導(dǎo)航、雷達(dá)等領(lǐng)域。直接數(shù)字頻率合成(Direct Digital Frequency Synthesis,簡(jiǎn)稱DDS)技術(shù)是二十世紀(jì)七十年代初提出的一種全數(shù)字的頻率合成技術(shù),基于DDS技術(shù)的函數(shù)信號(hào)發(fā)生器以其輸出頻率穩(wěn)定度高、范圍寬、相位連續(xù)、分辨率高等優(yōu)點(diǎn)成為了函數(shù)信號(hào)發(fā)生器的重要發(fā)展方向。
本文從工程
2、應(yīng)用的角度出發(fā),通過分析和研究當(dāng)前國(guó)內(nèi)外函數(shù)信號(hào)發(fā)生器的現(xiàn)狀和發(fā)展趨勢(shì),提出了一種基于ARM(Advanced RISC Machines)嵌入式系統(tǒng)和DDS技術(shù)相結(jié)合的新型函數(shù)信號(hào)發(fā)生器系統(tǒng)的設(shè)計(jì)方案,并針對(duì)該方案進(jìn)行了具體的硬件電路設(shè)計(jì)、人機(jī)操作界面設(shè)計(jì)和ARM控制系統(tǒng)的軟件設(shè)計(jì)。DDS作為整個(gè)系統(tǒng)的核心設(shè)計(jì)原理,它的實(shí)現(xiàn)依賴于高速、高性能的數(shù)字器件。本文選用基于S3C2410微處理器的ARM嵌入式系統(tǒng)并借助其既有的Linux操作系
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于ARM的函數(shù)信號(hào)發(fā)生器的設(shè)計(jì).pdf
- 函數(shù)信號(hào)發(fā)生器課程設(shè)計(jì)--基于labview的函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)
- 基于dds的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)
- 基于FPGA的函數(shù)信號(hào)發(fā)生器設(shè)計(jì).pdf
- 信號(hào)發(fā)生器課程設(shè)計(jì)報(bào)告--函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)
- 信號(hào)發(fā)生器課程設(shè)計(jì)----函數(shù)信號(hào)發(fā)生器
- 信號(hào)發(fā)生器課程設(shè)計(jì)---函數(shù)發(fā)生器的設(shè)計(jì)
- 基于multisim的函數(shù)信號(hào)發(fā)生器仿真設(shè)計(jì)
- 基于fpga的函數(shù)信號(hào)發(fā)生器
- 簡(jiǎn)易函數(shù)信號(hào)發(fā)生器的設(shè)計(jì).
- 基于dds函數(shù)信號(hào)發(fā)生器
- 基于fpga的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
- 基于SOPC的DDS函數(shù)信號(hào)發(fā)生器的設(shè)計(jì).pdf
- 基于FPGA函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的函數(shù)信號(hào)發(fā)生器.docx
- 函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)【開題報(bào)告】
- 課程設(shè)計(jì)--函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)
- 基于vhdl的函數(shù)信號(hào)發(fā)生器的設(shè)計(jì)畢業(yè)設(shè)計(jì)
- 函數(shù)信號(hào)發(fā)生器論文
- 基于arm的模擬信號(hào)發(fā)生器【畢業(yè)設(shè)計(jì)】
評(píng)論
0/150
提交評(píng)論