版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來(lái),大容量數(shù)據(jù)存儲(chǔ)設(shè)備主要是機(jī)械硬盤(pán),機(jī)械硬盤(pán)采用機(jī)械馬達(dá)和磁片作為載體,存在抗震性能低、高功耗和速度提升難度大等缺點(diǎn)。固態(tài)硬盤(pán)是以半導(dǎo)體作為存儲(chǔ)介質(zhì)及控制載體,無(wú)機(jī)械裝置,具有抗震、寬溫、無(wú)噪、可靠和節(jié)能等特點(diǎn),是目前存儲(chǔ)領(lǐng)域所存在問(wèn)題的解決方案之一。本文針對(duì)這一問(wèn)題,設(shè)計(jì)基于FPGA的固態(tài)硬盤(pán)控制器,實(shí)現(xiàn)數(shù)據(jù)的固態(tài)存儲(chǔ)。 文章首先介紹硬盤(pán)技術(shù)的發(fā)展,分析固態(tài)硬盤(pán)的技術(shù)現(xiàn)狀和發(fā)展趨勢(shì),闡述課題研究意義,并概述了本文研究的主
2、要內(nèi)容及所做的工作。然后從分析固態(tài)硬盤(pán)控制器的關(guān)鍵技術(shù)入手,研究了SATA接口協(xié)議和NANDFLASH芯片特性。整體設(shè)計(jì)采用SOPC架構(gòu),所有功能由單片F(xiàn)PGA完成。移植MicroBlaze嵌入式處理器軟核作為主控制器,利用Verilog HDL語(yǔ)言描述IP核形式設(shè)計(jì)SATA控制器核和NAND FLASH控制器核。SATA控制器核作為高速串行傳輸接口,實(shí)現(xiàn)SATA1.0協(xié)議,根據(jù)協(xié)議劃分四層模型,通過(guò)狀態(tài)機(jī)和邏輯電路實(shí)現(xiàn)協(xié)議功能。NAN
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的IDE固態(tài)硬盤(pán)控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于SATA接口的固態(tài)硬盤(pán)控制器設(shè)計(jì).pdf
- 基于SOPC的固態(tài)硬盤(pán)控制器的系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的移動(dòng)硬盤(pán)控制器的設(shè)計(jì).pdf
- 基于fpga的sata3.0硬盤(pán)陣列控制器設(shè)計(jì)
- 用于固態(tài)硬盤(pán)的ddr2控制器設(shè)計(jì)
- 基于FPGA的固態(tài)功率控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向固態(tài)硬盤(pán)的閃存控制器研究.pdf
- 用于固態(tài)硬盤(pán)的DDR2控制器設(shè)計(jì).pdf
- 基于sata2.0接口的固態(tài)硬盤(pán)控制器的設(shè)計(jì)與實(shí)現(xiàn)
- 固態(tài)硬盤(pán)中SATA接口控制器命令層的設(shè)計(jì)及驗(yàn)證.pdf
- 基于fpga的電梯控制器設(shè)計(jì)
- 基于fpga串口控制器設(shè)計(jì)
- 基于fpga的uart控制器設(shè)計(jì)
- 基于fpga的串口控制器設(shè)計(jì)
- 基于FPGA模糊控制器的設(shè)計(jì).pdf
- 基于FPGA的并行控制器設(shè)計(jì).pdf
- 基于fpga的彩燈控制器設(shè)計(jì)
- 基于FPGA的微控制器設(shè)計(jì).pdf
- 基于FPGA的運(yùn)動(dòng)控制器的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論