2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩69頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著電子產(chǎn)業(yè)不斷發(fā)展,數(shù)據(jù)采集系統(tǒng)應(yīng)用范圍越來越廣,在這個(gè)過程中,人們對(duì)其提出了越來越高的技術(shù)指標(biāo)要求:高采集速率、高采樣分辨率、高精度、大模擬信號(hào)帶寬、大存儲(chǔ)容量以及實(shí)時(shí)處理等,這意味著數(shù)據(jù)采集系統(tǒng)的電路結(jié)構(gòu)設(shè)計(jì)、PCB繪制以及芯片選型也有了更高的要求。
  本文介紹了一款高速數(shù)據(jù)采集系統(tǒng)的研制,目標(biāo)是達(dá)到1 Gsps的最高采集速率和10 bit的分辨率。通過查閱文獻(xiàn)進(jìn)行研究分析,最終確定了ADC+FPGA+DSP的系統(tǒng)結(jié)構(gòu)。前

2、端高速ADC采用的是E2V的單片單通道芯片AT84AS003,后端存儲(chǔ)處理部分采用了FPGA+DSP的結(jié)構(gòu),這種結(jié)合充分利用了FPGA邏輯靈活、速度高和DSP數(shù)據(jù)處理上的優(yōu)勢(shì),具有靈活的結(jié)構(gòu)和較強(qiáng)的通用性,適于進(jìn)行模塊化設(shè)計(jì),可用于采集數(shù)據(jù)的實(shí)時(shí)處理。
  FPGA是系統(tǒng)的數(shù)據(jù)存儲(chǔ)部分,ADC與DSP的連接橋梁,選用了Xilinx公司的Virtex-Ⅱ Pro系列的XC2VP20。為了不讓FPGA成為整個(gè)采集系統(tǒng)的瓶頸,特做了詳盡

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論