高速波形信號發(fā)生器的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、隨著現(xiàn)代數(shù)字技術(shù)和VLSI技術(shù)迅猛發(fā)展,用數(shù)字方法產(chǎn)生的波形具有嚴格的相干性、可重復性、高穩(wěn)定性和可編程的特點,這使得波形參數(shù)捷變以及任意復雜波形能夠方便地實現(xiàn),滿足了現(xiàn)代電子戰(zhàn)環(huán)境中對雷達抗干擾和強生存能力的迫切要求。因此對高速雷達波形數(shù)字產(chǎn)生技術(shù)的深入研究具有重要的現(xiàn)實意義。
  為了滿足現(xiàn)代電子戰(zhàn)的對信號的高速度實時性的迫切要求,本文中采用了以下的方案來對關鍵的技術(shù)進行解決。針對大容量、高數(shù)據(jù)率的要求,采用了兩片DDRⅡ S

2、DRAM內(nèi)存條相拼接的方式來讀取數(shù)據(jù);針對SDRAM掉電數(shù)據(jù)易失的特性,采用了具有掉電數(shù)據(jù)保持功能的FLASH(ROM)來解決;針對波形發(fā)生器可能應用到不同的場合,為了數(shù)據(jù)下載方便,設計了RS-232串口、USB串口及Enternet網(wǎng)口來進行數(shù)據(jù)的通信;針對PCB面積過大,采用了將DDRⅡ內(nèi)存條放置在底層的辦法來減小PCB布板面積節(jié)約成本。
  本文的主要工作包括三個方面。
  首先本文通過對脈沖壓縮體制雷達的線性調(diào)頻信號

3、(LFM)、非線性調(diào)頻信號(NLFM)的信號形式和特點的討論為波形信號發(fā)生器的設計提供了理論基礎。
  其次是設計并完成了基于FPGA的多功能的高速波形信號發(fā)生器,并在理論上進行了通道校正分析與仿真。波形發(fā)生器主要可以完成以下功能:信號采樣率可以達到4GHz以上;能夠截獲敵方信號,加干擾后迅速發(fā)出;可以利用片內(nèi)NCO產(chǎn)生線性調(diào)頻信號;模擬各種已知規(guī)律回波信號。
  最后完成了系統(tǒng)所有硬件的聯(lián)調(diào)及測試工作,分析結(jié)果表明該系統(tǒng)完

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論