2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、隨著集成電路發(fā)展到深亞微米技術(shù)時代,傳統(tǒng)體硅CMOS器件在材料技術(shù)、器件理論、器件結(jié)構(gòu)以及制作工藝等方面存在諸多問題,使得基于傳統(tǒng)體硅技術(shù)的集成電路在發(fā)展過程中受到抑制。為了解決這一難題,絕緣襯底上硅(SOI:Silicon On Insulator)技術(shù)作為一種適用于納米量級半導體器件的新技術(shù)而被提出。雖然SOI技術(shù)具有許多優(yōu)良的性能,但是其自身所存在的固有寄生效應也影響了它在集成電路領域的發(fā)展,其中Kink效應對部分耗盡型SOI器件

2、具有很大的影響。因此,針對傳統(tǒng)SOI MOSFET器件中的Kink效應,本文提出一種階梯圖形化SOI MOSFET器件。
  與傳統(tǒng)SOI MOSFET器件相比,階梯圖形化SOI MOSFET器件的隱埋二氧化硅層只部分覆蓋器件的“階梯”型底層襯底,溝道下方的中性體區(qū)通過體接觸開口直接與底層襯底相連,在器件工作的過程中,該結(jié)構(gòu)能夠及時將碰撞電離產(chǎn)生的空穴導出,與此同時,該體接觸開口也成為器件內(nèi)部的散熱通道。本文采用工藝仿真軟件Sil

3、vaco Athena,對階梯圖形化SOI MOSFET器件的工藝流程進行模擬仿真,并對制作方法的可行性進行了驗證。
  在階梯圖形化SOI MOSFET器件可靠性研究中,利用Atlas對特征尺寸分別為2μm、200nm和40nm的階梯圖形化SOI MOSFET器件進行建模與仿真,與同等尺寸條件下的傳統(tǒng)SOI MOSFET器件對比,仿真結(jié)果表明:無論在何種特征尺寸下,階梯圖形化SOI MOSFET器件對Kink效應都具有抑制作用,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論