版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、人體信號(hào)檢測(cè)儀器的小型化、低功耗和高精度趨向,對(duì)發(fā)揮“心臟”作用的ADC設(shè)計(jì)提出了更高要求。
本文目標(biāo)有二:
一是只使用常規(guī)MOS管,不借助低電壓技術(shù)條件下,采用輸出失調(diào)解除的比較器,僅使用一個(gè)預(yù)放大器,就可設(shè)計(jì)仿真實(shí)現(xiàn)SAR ADC的10bit的分辨率。
二是基于計(jì)數(shù)器結(jié)構(gòu)設(shè)置可編程的采樣率,使功耗趨向等比例降低,且SAR ADC的有效位數(shù)下降不超過0.5bit。
具體的論文內(nèi)容有四:
2、 1.評(píng)述ADC關(guān)鍵性能指標(biāo),概論ADC主流架構(gòu),闡明SAR ADC的分類(劃分標(biāo)準(zhǔn)基于DAC和比較器)。
2.重點(diǎn)分析各種電荷重分配結(jié)構(gòu)的DAC的結(jié)構(gòu)特點(diǎn),提出本文的DAC設(shè)置,設(shè)計(jì)細(xì)節(jié)涉及最小電容的選擇。
3.詳解我們?cè)O(shè)計(jì)的 SAR ADC時(shí)序,給出各模塊具體電路圖和管子參數(shù),包括DAC設(shè)計(jì),比較器設(shè)計(jì),以及SAR邏輯模塊和可調(diào)采樣率控制模塊的設(shè)計(jì)。
4.在Cadence下提出CDL文件,利用HSPIC
3、E仿真,仿真結(jié)果由MATLAB處理得出ADC的特性參數(shù)。分析與比較FOM優(yōu)值,給出版圖建議。
研究結(jié)果的關(guān)鍵數(shù)據(jù):1V供電電壓,采樣率為2.52ksps時(shí),有效位數(shù)為9.14bit,平均功耗為367nW,F(xiàn)OM為258.1fJ/conversion-step;采樣率為126sps時(shí),有效位數(shù)8.81bit,平均功耗21nW,F(xiàn)OM等于371.3fJ/conversion-step。
研究結(jié)論認(rèn)為:本仿真設(shè)計(jì)針對(duì)SAR
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗逐次逼近型模數(shù)轉(zhuǎn)換器研究.pdf
- 高速低功耗CMOS逐次逼近型模數(shù)轉(zhuǎn)換器研究.pdf
- 超低功耗VCO型模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
- 10位10M采樣率逐次逼近模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 一種低功耗逐次逼近型模數(shù)轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 高速低功耗逐次逼近模數(shù)轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 低功耗逐次逼近型CMOS模數(shù)轉(zhuǎn)換器的研究.pdf
- 12bit低功耗逐次逼近模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
- 0.13μmcmos逐次逼近型模數(shù)轉(zhuǎn)換器的設(shè)計(jì)
- 基于逐次逼近結(jié)構(gòu)的高速低功耗模數(shù)轉(zhuǎn)換器研究.pdf
- 低功耗電荷重分配式CMOS逐次逼近型模數(shù)轉(zhuǎn)換器研究.pdf
- 125KSpS逐次逼近型模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 一種低功耗逐次逼近模數(shù)轉(zhuǎn)換器的設(shè)計(jì)與仿真.pdf
- 高速逐次逼近型模數(shù)轉(zhuǎn)換器研究與設(shè)計(jì).pdf
- 頂極板采樣橋式電容陣列低功耗高速度逐次逼近型模數(shù)轉(zhuǎn)換器的研究與實(shí)現(xiàn).pdf
- 模數(shù)轉(zhuǎn)換器可編程功能的設(shè)計(jì)實(shí)現(xiàn).pdf
- 中速高精度逐次逼近型模數(shù)轉(zhuǎn)換器研究及設(shè)計(jì).pdf
- 逐次逼近模數(shù)轉(zhuǎn)換器的研究及設(shè)計(jì).pdf
- 基于CMOS工藝的10位逐次逼近型模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 12位電容式逐次逼近型模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論