版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著集成電路技術(shù)的不斷進(jìn)步,F(xiàn)PGA芯片的性能也不斷提升,在通信領(lǐng)域、計(jì)算機(jī)領(lǐng)域和消費(fèi)類電子領(lǐng)域得到了廣泛的應(yīng)用。用戶對(duì)FPGA芯片的靈活性和兼容性也提出了更高的要求。商用FPGA芯片為了支持更多的傳輸協(xié)議,都設(shè)計(jì)了IO單元的延時(shí)管理電路,對(duì)IO單元的傳輸延時(shí)進(jìn)行精確的調(diào)節(jié)和控制,使FPGA芯片能夠適應(yīng)多種不同的傳輸時(shí)序要求,并有效提高了FPGA系統(tǒng)中芯片間數(shù)據(jù)傳輸?shù)目煽啃浴?br> 使用傳統(tǒng)的延時(shí)鏈對(duì)數(shù)據(jù)通路進(jìn)行延時(shí)調(diào)節(jié)的方法雖然具
2、有一定的可行性,但延時(shí)單元的延時(shí)長(zhǎng)度易受PVT影響而發(fā)生變化,導(dǎo)致實(shí)際的延時(shí)調(diào)節(jié)量偏離設(shè)計(jì)預(yù)期,如用戶預(yù)期調(diào)整78ps延時(shí),但實(shí)際電路受PVT影響,延時(shí)長(zhǎng)度可能嚴(yán)重偏離78ps,導(dǎo)致數(shù)據(jù)沿錯(cuò)過(guò)采樣時(shí)鐘沿,為了保證傳輸正確,就必須降低時(shí)鐘頻率,這制約了數(shù)據(jù)傳輸?shù)乃俣?,甚至?xí)绊憘鬏數(shù)目煽啃浴1疚恼窃谶@樣的背景下,提出了一種使用數(shù)字延時(shí)鎖相環(huán)進(jìn)行延時(shí)鏈校準(zhǔn)的延時(shí)管理電路。通過(guò)為延時(shí)鏈設(shè)計(jì)校準(zhǔn)機(jī)構(gòu),使延時(shí)鏈的延時(shí)長(zhǎng)度僅由參考時(shí)鐘的周期長(zhǎng)度確
3、定,而不受芯片工藝和工作環(huán)境的干擾,從而提供恒定的延時(shí)調(diào)節(jié)分辨精度。
作為針對(duì)數(shù)字工藝進(jìn)行的優(yōu)化,提供延時(shí)校準(zhǔn)功能的延時(shí)鎖相環(huán)采用數(shù)字結(jié)構(gòu)實(shí)現(xiàn)。設(shè)計(jì)充分利用了DDLL環(huán)路的工作特點(diǎn)和FPGA芯片中的可用時(shí)鐘資源,創(chuàng)新性的提出了過(guò)采樣量化的思想,在提供足夠量化精度的前提下,避免使用結(jié)構(gòu)復(fù)雜的傳統(tǒng)TDC電路,只使用1bit TDC量化相位誤差,大大精簡(jiǎn)了電路設(shè)計(jì)的復(fù)雜程度。傳統(tǒng)結(jié)構(gòu)中要達(dá)到相同精度,必須使用于環(huán)路相同位寬的TDC電
4、路進(jìn)行采樣,以本設(shè)計(jì)為例,需要使用8bit TDC,這樣高精度的TDC電路必須使用GRO結(jié)構(gòu)或者偽差分鏈結(jié)構(gòu),而不幸的是,偽差分結(jié)構(gòu)本身就需要兩個(gè)本設(shè)計(jì)所提出的延時(shí)校準(zhǔn)電路來(lái)校準(zhǔn)延時(shí)鏈。
設(shè)計(jì)的延時(shí)管理電路使用65nm數(shù)字CMOS工藝,仿真結(jié)果表明DLL可在SS-FF全工藝角及-45~125度溫度角下鎖定,鎖定后延時(shí)鏈可實(shí)現(xiàn)78ps的可調(diào)延時(shí)分辨精度,可調(diào)延時(shí)長(zhǎng)度為5ns,DDLL鎖定時(shí)間小于600ns。優(yōu)于商用的Virtex
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 應(yīng)用于RFID芯片的EEPROM的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于SoC芯片的EEPROM的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于多FPGA驗(yàn)證的分割軟件的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于無(wú)源RFID標(biāo)簽芯片的LDO設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于無(wú)源rfid標(biāo)簽芯片的ldo設(shè)計(jì)與實(shí)現(xiàn)
- 應(yīng)用于手持信息終端的UHF讀寫模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于變頻風(fēng)機(jī)控制系統(tǒng)的FPGA數(shù)據(jù)處理模塊的設(shè)計(jì).pdf
- 應(yīng)用于射電天文毫米波芯片的PFD和CP的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于FPGA的鎖相環(huán)設(shè)計(jì)研究.pdf
- 應(yīng)用于高精度電源芯片的偏置系統(tǒng)設(shè)計(jì).pdf
- 應(yīng)用于SoC系統(tǒng)的自適應(yīng)動(dòng)態(tài)功耗管理模塊設(shè)計(jì).pdf
- 應(yīng)用于ISM頻段的射頻模塊設(shè)計(jì)與制作.pdf
- 應(yīng)用于AMOLED的雙路輸出電源轉(zhuǎn)換芯片設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸平臺(tái)構(gòu)建——應(yīng)用于WiGig芯片測(cè)試系統(tǒng).pdf
- 應(yīng)用于生物芯片中的CMOS熒光檢測(cè)系統(tǒng)的設(shè)計(jì)和研究.pdf
- 一款應(yīng)用于小功率場(chǎng)合的APFC芯片的設(shè)計(jì).pdf
- 應(yīng)用于LNB的VCO的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于十萬(wàn)門FPGA的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 應(yīng)用于射頻SOC芯片的低噪聲高PSRR的LDO的設(shè)計(jì).pdf
- 應(yīng)用于RFID標(biāo)簽芯片的CMOS溫度傳感器的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論