2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩81頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、DAC是數(shù)字電路和模擬電路的重要接口部件。近年來,高清數(shù)字視頻和無線通信等領(lǐng)域的發(fā)展,對DAC的速度與精度等性能提出了更高的要求。系統(tǒng)級設(shè)計旨在分析設(shè)計指標(biāo)與電路參數(shù)之間的關(guān)系,并對DAC系統(tǒng)架構(gòu)以及關(guān)鍵電路參數(shù)進行優(yōu)化設(shè)計,為后續(xù)的電路設(shè)計提供理論指導(dǎo),以提高電路設(shè)計效率,縮短設(shè)計周期。它是高性能DAC設(shè)計必不可少的關(guān)鍵環(huán)節(jié),具有理論和實際應(yīng)用價值。
  本文首先在分析、比較幾種DAC架構(gòu)的基礎(chǔ)上,結(jié)合高速高精度的設(shè)計要求,選擇

2、了分段電流舵DAC架構(gòu)。為了確定分段比,本文對12位不同分段結(jié)構(gòu)的電流舵DAC進行MATLAB建模,仿真與分析,在綜合考慮其DNL、INL、THD與面積等關(guān)鍵因素的基礎(chǔ)上,得出了“9+3”的分段結(jié)構(gòu);為進一步減小編碼電路面積與設(shè)計復(fù)雜度,本文對9位溫度計碼的再分段進行了研究,最終確定了“5+4+3”的分段結(jié)構(gòu),并搭建了相應(yīng)的SIMULINK理想模型。
  在此基礎(chǔ)上,本文重點研究了電流源梯度誤差,隨機匹配誤差與有限輸出阻抗等非理性

3、因素對DAC主要指標(biāo)的影響,得出了相應(yīng)的數(shù)學(xué)關(guān)系式,并對非理性因素進行了SIMULINK建模與仿真,驗證了理論分析的正確性。此外,本文還針對每一種非理性因素給出了相應(yīng)的補償方法,指導(dǎo)后續(xù)電路設(shè)計。
  最后,本文基于SMIC0.13μm3.3VCMOS工藝,采用“5+4+3”架構(gòu),設(shè)計了一款12位400MSPS電流舵DAC的關(guān)鍵電路,包括電流源電路,開關(guān)驅(qū)動電路與同步電路的設(shè)計,并利用Cadencespectre軟件對整體電路進行

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論