版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著RF CMOS設(shè)計(jì)技術(shù)的發(fā)展,許多SOC芯片都集成了射頻收發(fā)模塊。近年來短距離、高集成度、低功耗、低成本的無線通信產(chǎn)品得到了越來越廣泛的應(yīng)用。尤其是行業(yè)專網(wǎng)由模擬向數(shù)字的轉(zhuǎn)型,對(duì)數(shù)字設(shè)備集成度提出了更高的要求。減少芯片面積、降低功耗成為無線收發(fā)器設(shè)計(jì)的關(guān)鍵和難點(diǎn)。由于采用頻移鍵控(FSK)制式的無線收發(fā)器不僅可以采用效率較高的非線性功率放大器(PA),而且在接收機(jī)中不需要設(shè)計(jì)復(fù)雜的解調(diào)電路,這些特點(diǎn)使FSK收發(fā)器在功耗和面積方面具有
2、很大的優(yōu)勢(shì)。并且解調(diào)器還可以采用全數(shù)字電路實(shí)現(xiàn),使電路的功耗和面積得到進(jìn)一步的降低。本文重點(diǎn)針對(duì)FSK解調(diào)和維特比譯碼電路進(jìn)行了優(yōu)化和實(shí)現(xiàn)。
本文首先介紹了FSK調(diào)制解調(diào)原理,并對(duì)FSK的幾種解調(diào)方法進(jìn)行了分析,選取差分檢波算法作為FSK解調(diào)算法,重點(diǎn)研究了算法中分?jǐn)?shù)延遲濾波器的實(shí)現(xiàn)。并給出MATLAB_simulink的調(diào)制解調(diào)模型。接下來介紹了卷積碼編碼維特比譯碼模型,給出了(216)維特比譯碼的原理。
3、然后在RTL級(jí)電路上優(yōu)化了解調(diào)譯碼電路。主要運(yùn)用了門控時(shí)鐘技術(shù)、存儲(chǔ)器預(yù)處理技術(shù)、比較器預(yù)處理技術(shù)、專用集成電路代替可編程邏輯等技術(shù),重點(diǎn)針對(duì)SMU單元進(jìn)行了低功耗優(yōu)化,并在五章給出了優(yōu)化前后功耗估計(jì)對(duì)比。緊接著設(shè)計(jì)解調(diào)和維特比譯碼電路。首先設(shè)計(jì)了FSK差分解調(diào)各個(gè)模塊和維特比譯碼的各個(gè)模塊,然后再給出了總體解調(diào)譯碼框圖。重點(diǎn)從模塊功能、結(jié)構(gòu)、Verilog語(yǔ)言講解了實(shí)現(xiàn)的過程。
最后通過modelsim、Ultraedi
4、t、MATLAB、QuartusⅡ等工具分析各個(gè)模塊代碼設(shè)計(jì)的正確性。然后選取Altera公司的CycloneⅣ系列FPGA,具體芯片型號(hào)為EP4CGX22CF19C6,利用QuartusⅡ軟件綜合整個(gè)解調(diào)解碼電路。維特比譯碼占用1544個(gè)LE資源,F(xiàn)SK解調(diào)占用3099個(gè)LE,總的解調(diào)譯碼電路占用了4643個(gè)LE的資源。從時(shí)序時(shí)鐘報(bào)告得到的結(jié)果完全符合設(shè)計(jì)的要求。維特比模塊的功耗為116.51mW,F(xiàn)SK解調(diào)模塊功耗為168mW。維特
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于頻移鍵控的UUV通信技術(shù)研究.pdf
- 基于頻移鍵控(FSK)的車地通信檢測(cè)方法研究與實(shí)現(xiàn).pdf
- MIMO系統(tǒng)中空時(shí)頻移鍵控與卷積碼的仿真及實(shí)現(xiàn).pdf
- RSA算法的改進(jìn)及其Verilog實(shí)現(xiàn).pdf
- 頻移鍵控在無源光接入網(wǎng)中的應(yīng)用研究.pdf
- 基于LabVIEW平臺(tái)的鍵控移頻信號(hào)解調(diào)研究.pdf
- 基于FPGA的BPSK調(diào)制解調(diào)算法的研究與實(shí)現(xiàn).pdf
- 基于FPGA的CCK調(diào)制解調(diào)算法的研究與實(shí)現(xiàn).pdf
- 基于DSP的衛(wèi)星調(diào)制解調(diào)算法的研究與實(shí)現(xiàn).pdf
- 認(rèn)知跳頻中高斯最小頻移鍵控傳輸研究.pdf
- 傳真通信中調(diào)制與解調(diào)算法的研究及在DSP上的優(yōu)化實(shí)現(xiàn).pdf
- 全數(shù)字OQPSK解調(diào)算法的研究及FPGA實(shí)現(xiàn).pdf
- 高速Q(mào)AM解調(diào)器的算法及VLSI實(shí)現(xiàn)研究.pdf
- 基于SRAM型FPGA布線算法的優(yōu)化及實(shí)現(xiàn).pdf
- 基于FPGA的JPEG編碼算法優(yōu)化及實(shí)現(xiàn).pdf
- 頻移鍵控跳頻通信系統(tǒng)抗干擾性能仿真分析.pdf
- 基于Verilog的數(shù)字乘法器和濾波器的優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- verilog算法及建模整理文檔
- AES算法的FPGA實(shí)現(xiàn)及優(yōu)化.pdf
- 基于FPGA的鍵控系統(tǒng)的研究與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論