基于FPGA的圖像邊緣檢測(cè)系統(tǒng)設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩70頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、圖像的邊緣包含了圖像大量關(guān)鍵信息,圖像邊緣檢測(cè)作為圖像處理的重要內(nèi)容,在許多領(lǐng)域有重要應(yīng)用。邊緣檢測(cè)算法具有數(shù)據(jù)量大,重復(fù)度高等特點(diǎn),利用 FPG A設(shè)計(jì)實(shí)現(xiàn)并行流水的圖像邊緣檢測(cè),能大大提高算法實(shí)現(xiàn)效率,節(jié)約圖像處理時(shí)間。
  本文首先介紹了常用的邊緣檢測(cè)算法,經(jīng)過(guò)分析選用經(jīng)典的Sobel算法作為本系統(tǒng)的邊緣檢測(cè)算法。然后在Xilinx公司Spartan-3 FPGA平臺(tái)基礎(chǔ)上,采用分模塊設(shè)計(jì)方法,使用硬件描述語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)了具有

2、實(shí)時(shí)數(shù)據(jù)處理能力的Sobel邊緣檢測(cè)電路,并結(jié)合設(shè)計(jì)完成PCI Express總線和SRAM緩存電路,構(gòu)建了包含數(shù)據(jù)輸入輸出鏈路完整的圖像邊緣檢測(cè)硬件系統(tǒng),實(shí)現(xiàn)了對(duì)輸入圖像緩存、邊緣檢測(cè)和存儲(chǔ)上傳至上位機(jī)的系統(tǒng)功能。本文詳細(xì)介紹了每個(gè)功能模塊的設(shè)計(jì)及其功能仿真結(jié)果,最后通過(guò)實(shí)際圖像測(cè)試驗(yàn)證了系統(tǒng)的數(shù)據(jù)處理功能。
  本系統(tǒng)能對(duì)傳輸速率不高于120MBps的序列圖像進(jìn)行實(shí)時(shí)處理。本系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)為更復(fù)雜的圖像處理的硬件實(shí)現(xiàn)和應(yīng)用提

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論