分布式雷達(dá)目標(biāo)信息預(yù)處理及控制的設(shè)計(jì)實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著FPGA技術(shù)的發(fā)展,其應(yīng)用領(lǐng)域也在不斷擴(kuò)大??蒲泄ぷ髡邔PGA用來處理雷達(dá)信號(hào),由于雷達(dá)信號(hào)數(shù)據(jù)量大并且要求對(duì)信號(hào)處理實(shí)時(shí)完成,傳統(tǒng)的DSP處理器已很難滿足要求。由于FPGA采用并行工作方式,易于實(shí)現(xiàn)流水線工作,將逐漸取代DSP在雷達(dá)信號(hào)處理領(lǐng)域的主導(dǎo)地位。
  本文對(duì)分布式雷達(dá)控制器及目標(biāo)信息預(yù)處理進(jìn)行研究,完成以下工作:
  1.介紹了數(shù)字信號(hào)邊沿時(shí)間與帶寬的關(guān)系,比較詳細(xì)的分析了各類影響信號(hào)完整性(SI)的因素,

2、包括傳輸線理論、信號(hào)反射、串?dāng)_、差分互連,以及阻抗匹配、走線拓?fù)浣Y(jié)構(gòu)等相關(guān)理論。
  2.完成了分布式雷達(dá)控制及信號(hào)預(yù)處理硬件的設(shè)計(jì)實(shí)現(xiàn),包括系統(tǒng)方案的確定以及關(guān)鍵器件的選型,系統(tǒng)原理圖包括 UART串口電路模塊、數(shù)據(jù)采樣電路模塊、差分驅(qū)動(dòng)電路模塊,分布式雷達(dá)目標(biāo)信息接收電路模塊等,以及PCB設(shè)計(jì)、PCB制作和關(guān)鍵信號(hào)的信號(hào)完整性仿真。
  3.完成了分布式雷達(dá)目標(biāo)信息預(yù)處理的關(guān)鍵模塊實(shí)現(xiàn),如CORDIC求正余弦模塊,單精度

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論