版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、頻率合成器(Frequency Synthesizer,F(xiàn)S)或鎖相環(huán)(Phase Locked Loop,PLL)電路是現(xiàn)代通信系統(tǒng)的核心模塊,直接決定了許多無線、有線收發(fā)系統(tǒng)的性能。壓控振蕩器(Voltage ControledOscillator,VCO)作為PLL的核心組成模塊一直都是工業(yè)界和學(xué)術(shù)界研究的熱點(diǎn),恒定調(diào)諧增益、寬調(diào)諧范圍和低相位噪聲的VCO電路的設(shè)計(jì)一直是高性能PLL模塊面臨的挑戰(zhàn)。
本文結(jié)合433MHz
2、技術(shù)的優(yōu)勢(shì),完成了一個(gè)能夠覆蓋三個(gè)波段(300MHz-348MHz、400MHz-464MHz、800MHz-928MHz)由數(shù)字基帶控制字直接調(diào)制的鎖相環(huán)電路中VCO的設(shè)計(jì)與實(shí)現(xiàn)。首先總結(jié)了VCO的研究現(xiàn)狀,介紹了VCO的設(shè)計(jì)理論,包括VCO的工作原理、分類、性能指標(biāo)和相位噪聲理論等。然后詳細(xì)介紹了本VCO的應(yīng)用背景,討論了PLL電路的環(huán)路參數(shù)設(shè)計(jì),明確了VCO的設(shè)計(jì)指標(biāo)以及對(duì)系統(tǒng)性能的影響。設(shè)計(jì)完成了兩個(gè)調(diào)諧范圍分別為1.2GHz-
3、1.392GHz(經(jīng)四分頻得到300MHz-348MHz波段),1.6GHz-1.856GHz(經(jīng)四分頻得到400MHz-464MHz波段、經(jīng)二分頻得到800MHz-928MHz波段)的LC-VCO電路。為了抵抗頻率偏移,工藝角偏差和溫度的影響,每個(gè)VCO均預(yù)留了一定的頻率調(diào)節(jié)裕量,將調(diào)諧范圍擴(kuò)展為1.0GHz-1.6GHz和1.4GHz-2.1GHz,每個(gè)VCO都采用了4-bit的二進(jìn)制控制信號(hào)將整個(gè)頻段劃分為16個(gè)子頻段。為了保證V
4、CO能夠輸出較為恒定的擺幅,采用了可編程開關(guān)控制尾電流的大小,實(shí)現(xiàn)了步長為150μA從2.55mA到3.6mA的尾電流大小的調(diào)節(jié)。為了完成整個(gè)系統(tǒng)的應(yīng)用需求,除了完成VCO核心電路的設(shè)計(jì)之外,還完成了必不可少的VCO外圍輔助電路的設(shè)計(jì),包括偏置電路、選擇電路和分頻電路。
在電路設(shè)計(jì)完成后,用Cadence Virtuoso軟件設(shè)計(jì)版圖。本次設(shè)計(jì)在SMIC0.18μm工藝下流片,并對(duì)芯片進(jìn)行了測(cè)試驗(yàn)證,測(cè)試結(jié)果證明兩個(gè)VCO的調(diào)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 433MHz射頻收發(fā)機(jī)中頻率合成器關(guān)鍵模塊的設(shè)計(jì).pdf
- CMOS寬帶頻率合成器研究與設(shè)計(jì).pdf
- 寬帶CMOS分?jǐn)?shù)頻率合成器的研究與實(shí)現(xiàn).pdf
- CMOS集成鎖相式頻率合成器設(shè)計(jì).pdf
- 320MHz低相噪鎖相頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CMOS單片集成的Σ-Δ小數(shù)頻率合成器設(shè)計(jì).pdf
- K波段頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 900MHz Delta-sigma小數(shù)型頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低功耗WSN頻率合成器和LC-VCO設(shè)計(jì)與優(yōu)化.pdf
- CPCI頻率合成器模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 頻率合成器的設(shè)計(jì)
- cmos1.6g頻率合成器的電路設(shè)計(jì)
- 多環(huán)路頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快跳頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- Ku波段頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CMOS工藝的鎖相環(huán)頻率合成器設(shè)計(jì).pdf
- 頻率合成器的設(shè)計(jì)與仿真
- 鎖相環(huán)頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 300MHz集成鎖相環(huán)頻率合成器的設(shè)計(jì).pdf
- 500MHz正交單芯片直接頻率合成器(DDFS)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論